高速成像應(yīng)用中,CCD的輸出通道數(shù)較多,且每個(gè)通道的速度也很高。多通道輸出需要多個(gè)放大器對(duì)信號(hào)進(jìn)行放大。當(dāng)放大器數(shù)量較多時(shí),電路板布局時(shí)很難使放大器靠近CCD放置。然而,較長的電路板走線產(chǎn)生
2013-10-10 12:02:00
1793 
為了實(shí)現(xiàn)激光-水聲淺海地形遙感探測中水聲信號(hào)的實(shí)時(shí)解調(diào)與處理,本文提出了一種基于FPGA的激光多普勒測振計(jì)信號(hào)采集與處理系統(tǒng)的設(shè)計(jì)方案。以Cyclone Ⅱ系列FPGA為核心控制模塊,結(jié)合
2013-10-29 10:10:02
2157 
為解決現(xiàn)場測試系統(tǒng)中微弱信號(hào)的高速實(shí)時(shí)采集處理和及時(shí)可靠存儲(chǔ)的問題,本文提出了基于PCI總線的數(shù)據(jù)采集電路的設(shè)計(jì)方案,該方案將模擬信號(hào)通過高速A/D芯片有效采樣,在FPGA的控制下將數(shù)據(jù)上傳到PC
2014-01-24 09:45:29
1605 
接收器的 3.2Gsps 1.5GHz 多通道高速模擬前端通道間的時(shí)鐘偏斜小于 5ps符合 JESD204B 標(biāo)準(zhǔn)的多通道時(shí)鐘解決方案可擴(kuò)展的平臺(tái),適用于具有引腳兼容性的 ADC12DJxx00 系列支持 TI 的高速轉(zhuǎn)換器和采集卡 (TSW14J56/TSW14J57)
2018-10-11 11:59:37
的多通道流量,那么單純基于DSP的硬件系統(tǒng)就可能需要更大的面積,成本或功耗。一個(gè)FPGA僅在一個(gè)器件上就能高提供多達(dá)550個(gè)并行乘法和累加運(yùn)算,從而以較少的器件和較低的功耗提供同樣的性能。但對(duì)于定期系數(shù)更新,決策控制任務(wù)或者高速串行處理任務(wù),FPGA的優(yōu)化程度遠(yuǎn)不如DSP。
2019-08-30 06:31:29
FPGA實(shí)現(xiàn)高速FFT處理器的設(shè)計(jì)介紹了采用Xilinx公司的Virtex - II系列FPGA設(shè)計(jì)高速FFT處理器的實(shí)現(xiàn)方法及技巧。充分利用Virtex - II芯片的硬件資源,減少復(fù)雜邏輯,采用
2012-08-12 11:49:01
和ASIC中實(shí)現(xiàn)的硬核IP等。圖1即使如此,通用嵌入式系統(tǒng)也很難滿足現(xiàn)代設(shè)計(jì)需求。多芯片解決方案實(shí)現(xiàn)起來相對(duì)容易一些,但是成本高,缺乏設(shè)計(jì)人員所要求的靈活性以及性能/功耗指標(biāo)。采用了軟核處理器的單芯片
2021-07-14 08:00:00
的設(shè)計(jì)方案。利用JESD204B協(xié)議的確定性延遲特性,只要保證通道間下行數(shù)據(jù)的相互延遲不超過一個(gè)多幀時(shí)鐘周期,通過關(guān)鍵控制信號(hào)的設(shè)計(jì)和處理,通道間可以實(shí)現(xiàn)數(shù)據(jù)的同步,有效控制板內(nèi)多片ADC之間進(jìn)行
2019-12-03 17:32:13
超過一個(gè)多幀時(shí)鐘周期,通過關(guān)鍵控制信號(hào)的設(shè)計(jì)和處理,通道間可以實(shí)現(xiàn)數(shù)據(jù)的同步,有效控制板內(nèi)多片ADC之間進(jìn)行同步采樣,從而解決數(shù)字相控陣?yán)走_(dá)下行數(shù)據(jù)因采集帶來的相位一致性問題。2、雷達(dá)多通道同步采集實(shí)現(xiàn)
2019-12-04 10:11:26
1、FPGA內(nèi)部AD多通道采樣實(shí)驗(yàn)設(shè)計(jì)與實(shí)現(xiàn)編寫程序,使用Anlogic 自帶的ADC進(jìn)行四通道數(shù)據(jù)輪詢采集,同時(shí)介紹TD軟件IP核的用法。本實(shí)驗(yàn)設(shè)計(jì)使用FPGA自帶的12位串行AD芯片工作,將直流
2022-07-15 18:18:37
至關(guān)重要?! igerSHARC系列DSP芯片與外部進(jìn)行數(shù)據(jù)通信主要有兩種方式:總線方式和鏈路口方式。鏈路口方式更適合于FPGA與DSP之間的實(shí)時(shí)通信。隨著實(shí)時(shí)信號(hào)處理運(yùn)算量的日益增加,多DSP并行
2019-06-21 05:00:04
湊,節(jié)約空間。FPGA由于其高度的并行和 靈活的配置特性,以高速、實(shí)時(shí)、低成本、高靈活性的優(yōu)點(diǎn)應(yīng)用于數(shù)字信號(hào)處理領(lǐng)域。本文敘述了采用FPGA實(shí)現(xiàn)光纖微擾動(dòng)傳感器的數(shù)據(jù)處理的具體方案,提供 了一種高速實(shí)時(shí)數(shù)據(jù)處理
2020-09-04 09:56:23
FPGA的并行多通道激勵(lì)信號(hào)產(chǎn)生模塊FPGA的并行多通道激勵(lì)信號(hào)產(chǎn)生模塊.docx
2012-08-11 10:35:50
描述TIDA-01016 是一款適合高動(dòng)態(tài)范圍高速 ADC 的時(shí)鐘解決方案。射頻輸入信號(hào)由高速 ADC 直接采用射頻取樣法捕獲。ADC32RF80 是一款雙通道 14 位 3GSPS 射頻取樣
2018-09-30 09:26:09
有沒有多通道(數(shù)量在100以上,也可能上千通道)ADC采樣的一個(gè)方案?目前能想到的方案(1)模擬信號(hào)先經(jīng)過數(shù)字開關(guān),然后選通,再到ADC采樣口。(2)有沒有多通道ADC的cpu(類似于fpga)的CPU?希望大家能給點(diǎn)建議。
2019-03-18 09:17:54
[tr][td]多通道adc dma處理數(shù)據(jù)上有干擾我改變一個(gè)通道的采集電壓值,對(duì)其他通道的采集的數(shù)值產(chǎn)生影響,這個(gè)該怎么解決?
2017-12-20 15:58:28
納米軟件NSAT-4000多通道信號(hào)高速采集記錄存儲(chǔ)回放系統(tǒng)主要用于對(duì)多通道信號(hào)進(jìn)行長時(shí)間高速連續(xù)實(shí)時(shí)采集記錄和回放產(chǎn)生,適用于雷達(dá)、無線通信、軟件無線電、電子對(duì)抗、電子偵察、衛(wèi)星導(dǎo)航、復(fù)雜電磁環(huán)境
2021-08-11 17:32:07
波段采樣解決方案。集成式射頻采樣高速轉(zhuǎn)換器最新版本的高速轉(zhuǎn)換器在單片硅上集成了ADC,DAC和數(shù)字信號(hào)處理模塊。圖1所示的MxFE ?四通道,16位,12 GSPS,RF DAC和四通道,12位,4
2020-08-21 14:24:29
、高度模塊化整合,使得傳感器輸入量劇增。如何在超小尺寸的PLC模塊內(nèi)構(gòu)建通用的模擬 信號(hào)和溫度測量成為工業(yè)4.0的關(guān)鍵。為滿足工業(yè)客戶的這一需求,我們以Maxim的高精度ADC為核 心,分別設(shè)計(jì)了多通道
2019-03-25 21:47:18
、高度模塊化整合,使得傳感器輸入量劇增。如何在超小尺寸的PLC模塊內(nèi)構(gòu)建通用的模擬 信號(hào)和溫度測量成為工業(yè)4.0的關(guān)鍵。為滿足工業(yè)客戶的這一需求,我們以Maxim的高精度ADC為核 心,分別設(shè)計(jì)了多通道
2022-03-16 11:23:20
大家好,我想設(shè)計(jì)一個(gè)醫(yī)用高速DAC激勵(lì)信號(hào)源,直接通過電極作用于人體,然后用4片AD4003進(jìn)行采集。整體電路需要滿足IEC 60601醫(yī)用儀器隔離標(biāo)準(zhǔn)。但是對(duì)于高速DAC的隔離和多片ADC的隔離
2018-08-13 09:14:52
減輕計(jì)算密集型 2D FFT 運(yùn)算負(fù)載的 FFTC 硬件加速器,可實(shí)現(xiàn)低延遲和高精度附加了 JESD 的寬帶采樣信號(hào)處理解決方案,包含數(shù)字信號(hào)處理器 (DSP)、ADC 和 DAC 板、演示軟件、配置
2018-09-20 09:07:06
子系統(tǒng)的性能要求和設(shè)計(jì)方案的基礎(chǔ)上,提出了高速緩存和海量緩存方案,并將該方案成功地應(yīng)用于DSP多通道超聲信號(hào)采集與處理系統(tǒng)中?! ?duì)高速多通道采樣數(shù)據(jù)存儲(chǔ)的性能要求:一是高速性,現(xiàn)在高速數(shù)據(jù)采集
2020-12-04 15:59:14
`多通道超聲波高速信號(hào)采集開發(fā)套件(以下簡稱采集板)是我司新推出的多通道超聲波信號(hào)采集和二次開發(fā)平臺(tái),集成了超聲波高壓發(fā)射、回波信號(hào)接收、放大、AD 采集及處理功能、信號(hào)存儲(chǔ),并且提供了二次開發(fā)功能
2020-09-07 10:50:31
描述ADC12D1600RFRB 參考設(shè)計(jì)提供了展示高速數(shù)字轉(zhuǎn)換器應(yīng)用(其中整合了時(shí)鐘、電源管理和信號(hào)處理)的平臺(tái)。此參考設(shè)計(jì)利用 1.6 GSPS ADC12D1600RF 器件、板載 FPGA
2018-12-17 16:16:17
隨著計(jì)算機(jī)和微電子技術(shù)的發(fā)展,雷達(dá)、通信等眾多應(yīng)用領(lǐng)域?qū)τ跀?shù)據(jù)采集系統(tǒng)提出了更高的要求,數(shù)據(jù)采集正在向著多通道、高采樣率、高分辨率、大容量存儲(chǔ)和高速傳輸速率方向快速發(fā)展。 通用的數(shù)據(jù)采集卡多為八通道
2021-10-08 14:23:04
基于SDRAM控制器實(shí)現(xiàn)FPGA模塊化和通用性的解決方案設(shè)計(jì)
2020-12-22 07:58:55
湊,節(jié)約空間。FPGA由于其高度的并行和 靈活的配置特性,以高速、實(shí)時(shí)、低成本、高靈活性的優(yōu)點(diǎn)應(yīng)用于數(shù)字信號(hào)處理領(lǐng)域。本文敘述了采用FPGA實(shí)現(xiàn)光纖微擾動(dòng)傳感器的數(shù)據(jù)處理的具體方案,提供 了一種高速實(shí)時(shí)數(shù)據(jù)處理
2020-08-31 18:54:17
【背景】針對(duì)當(dāng)前生理電信號(hào)采集設(shè)備多為異步數(shù)據(jù)采集設(shè)備,高速模擬復(fù)用開關(guān)無法實(shí)現(xiàn)理想開、關(guān)狀態(tài),各信號(hào)通道串?dāng)_較大,開關(guān)的開啟、關(guān)閉無法實(shí)現(xiàn)時(shí)域同步;依據(jù)數(shù)字信號(hào)處理理論:時(shí)域信號(hào)時(shí)移導(dǎo)致頻域信號(hào)
2012-06-14 00:11:59
,BANANA PI作為嵌入式上位機(jī)可以更好的人機(jī)交互,數(shù)據(jù)處理速度可以更快,經(jīng)濟(jì)便宜,現(xiàn)申請一塊作為開發(fā)使用,后期可大量采購。項(xiàng)目描述:開發(fā)項(xiàng)目:嵌入式多通道數(shù)據(jù)采集器初步方案:傳感器接入后進(jìn)行硬件信號(hào)調(diào)理
2016-06-20 15:54:53
與PC機(jī)實(shí)現(xiàn)高速通信,例如將FPGA使用高速ADC采集到的數(shù)據(jù)發(fā)送到PC機(jī)上進(jìn)行進(jìn)一步分析處理。為了實(shí)現(xiàn)FPGA與PC機(jī)實(shí)現(xiàn)高速通信,我們特開發(fā)了USB2.0通信模塊,模塊使用經(jīng)典的USB2.0芯片
2015-09-14 21:41:41
/A芯片直接與DSP相連,由DSP來完成數(shù)字信號(hào)處理算法。目前主要的高端數(shù)字信號(hào)處理器有TI公司的DSP和AD公司的ADSP。該方案的優(yōu)點(diǎn)在于:設(shè)計(jì)簡潔,所需芯片數(shù)量少。缺點(diǎn)是:在數(shù)據(jù)轉(zhuǎn)換通道多
2019-07-05 06:41:27
特點(diǎn),采用數(shù)據(jù)流控制的方法實(shí)現(xiàn)了信息的并行處理,可以更加有效的實(shí)現(xiàn)多通道振動(dòng)信號(hào)采集;同時(shí)為了提高數(shù)據(jù)的可靠性采用時(shí)間標(biāo)定的方法進(jìn)行數(shù)據(jù)的存儲(chǔ)和校驗(yàn)。本文第一節(jié)介紹了該系統(tǒng)的整體設(shè)計(jì)方案,第二節(jié)
2019-07-01 06:11:15
本文提出了一個(gè)通用微處理器(ARM)與DSP的接口設(shè)計(jì)方案,以實(shí)現(xiàn)兩者的實(shí)時(shí)通信。
2021-06-08 06:36:41
分享一種通用家電遙控設(shè)備的設(shè)計(jì)方案
2021-06-04 06:54:48
提出一種基于FPGA和USB的通用CCD采集系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)在不改變硬件的情況下可以采集多種CCD,并上傳至PC機(jī),使用軟件處理采集到的數(shù)據(jù)。
2021-04-22 06:23:40
本文研究了中頻軟件無線電的實(shí)現(xiàn)方案,并設(shè)計(jì)了基于FPGA的通用硬件平臺(tái)。在此平臺(tái)上,通過PC機(jī)下載軟件,實(shí)時(shí)實(shí)現(xiàn)了軟件無線電中頻至基帶的波形處理和多種不同的調(diào)制解調(diào)方式。
2021-04-29 06:27:47
多通道綜合測試系統(tǒng)實(shí)物測試結(jié)果圖3 結(jié)語本設(shè)計(jì)以FPGA為核心控制單元,實(shí)現(xiàn)了一種多通道綜合測試系統(tǒng),具備開關(guān)切換、通道選擇、數(shù)據(jù)采集、TCP/IP協(xié)議數(shù)據(jù)傳輸?shù)裙δ?,充分利用和體現(xiàn)了FPGA的優(yōu)勢,提供了一種功能完善、性能優(yōu)良的綜合測試系統(tǒng)設(shè)計(jì)方案。
2018-08-07 10:08:19
降低輸出數(shù)據(jù)率,也可以方便地與多種類型的高速FPGA直接相連,實(shí)現(xiàn)高速率的數(shù)據(jù)存儲(chǔ)和處理。為補(bǔ)償由于器件參數(shù)離散和傳輸路徑差異所造成的采樣時(shí)鐘時(shí)延,該ADC具有采樣延時(shí)校準(zhǔn)功能,可通過片內(nèi)的數(shù)字采樣延時(shí)
2019-04-30 07:00:11
度、高可靠性等特點(diǎn),因此FPGA 應(yīng)用于高速多通道雷達(dá)信號(hào)模擬器可大大提高系統(tǒng)設(shè)計(jì)的靈活性和系統(tǒng)的擴(kuò)展性。本文設(shè)計(jì)的高速多通道信號(hào)模擬器系統(tǒng)可廣泛應(yīng)用于通信、雷達(dá)信號(hào)的模擬產(chǎn)生, 為雷達(dá)設(shè)備, 特別是接收機(jī)
2019-07-10 08:16:48
場景進(jìn)行監(jiān)控,不僅視頻的視野范圍有限,而且不能對(duì)同一個(gè)物體的不同方位進(jìn)行監(jiān)控。這里提出了一種多通道視頻監(jiān)控系統(tǒng),通過對(duì)不同視頻通道穩(wěn)定、可靠地切換控制,實(shí)現(xiàn)監(jiān)控不同場景。該系統(tǒng)不僅彌補(bǔ)了傳統(tǒng)監(jiān)控視頻范圍
2012-12-12 17:00:21
本文提出了一種基于TMS320C6701信號(hào)處理器的高性能信號(hào)處理模塊的設(shè)計(jì)方案,設(shè)計(jì)了具有一定通用性的并行信號(hào)處理模塊,該模塊具有高速互連接口,可以根據(jù)應(yīng)用系統(tǒng)的需求構(gòu)成不同的并行系統(tǒng),完成各種信號(hào)處理任務(wù)。
2021-04-02 07:30:14
軟件無線電是在無線通信中建立一個(gè)通用、標(biāo)準(zhǔn)的硬件平臺(tái),把收發(fā)信號(hào)的數(shù)字化處理(A/D 和D/A 轉(zhuǎn)換)盡量靠近天線,從而可以在保持硬件平臺(tái)不變的情況下,通過僅修改數(shù)字信號(hào)的處理軟件來非常方便地實(shí)現(xiàn)
2017-08-02 19:42:27
、較高的靈敏度、大的動(dòng)態(tài)范圍,能夠檢測和處理同時(shí)到達(dá)的信號(hào)、準(zhǔn)確的參數(shù)測量能力和一定的信號(hào)識(shí)別能力。直接信道化接收機(jī)的運(yùn)算量大且輸出速率與采樣速率相同,實(shí)現(xiàn)困難,后續(xù)處理的壓力很大,高速ADC與慢速信號(hào)
2019-08-22 08:01:34
如何去實(shí)現(xiàn)stm32 ADC多通道連續(xù)采集的功能呢?
2021-11-16 08:42:29
本文介紹了采用Xilinx公司的Spartan-3 FPGA實(shí)現(xiàn)通用視頻采集系統(tǒng)的設(shè)計(jì)方案。
2021-06-08 06:34:30
怎么實(shí)現(xiàn)多通道ADC通過DMA數(shù)據(jù)采集?
2021-11-18 06:46:07
本文以并行多通道信號(hào)產(chǎn)生模型為依據(jù),設(shè)計(jì)并實(shí)現(xiàn)了以FPGA為核心器件的并行多通道信號(hào)產(chǎn)生模塊,主要包括FPGA系統(tǒng)設(shè)計(jì)和多通道波形產(chǎn)生模塊設(shè)計(jì)。通過模塊測試后發(fā)現(xiàn),該模塊具備產(chǎn)生高質(zhì)量并行多通道激勵(lì)信號(hào)的能力。
2021-04-29 06:17:38
本文介紹在分級(jí)Ad Hoc網(wǎng)絡(luò)中多協(xié)議路由器的地位及功能,在此基礎(chǔ)上提出一種多協(xié)議路由器設(shè)計(jì)方案。結(jié)合設(shè)計(jì)方案,介紹實(shí)現(xiàn)方案中所采用的Motorola公司的ColdFire嵌入式處理器MCF5272、uClinux操作系統(tǒng),以及在該平臺(tái)上運(yùn)行的路由協(xié)議A0DV。
2021-06-07 06:12:10
求一種
多通道同步數(shù)據(jù)采集及壓縮系統(tǒng)的
設(shè)計(jì)方案?! ?/div>
2021-04-28 06:13:04
討論了一種基于FPGA的64點(diǎn)FFT處理器的設(shè)計(jì)方案,輸入數(shù)據(jù)的實(shí)部和虛部均以16位二進(jìn)制數(shù)表示,采用基2DIT-FFT算法,以Altera公司的QuartusⅡ軟件為開發(fā)平臺(tái)對(duì)處理器各個(gè)的模塊進(jìn)行設(shè)計(jì),在Stratix系列中的EP1S25型FPGA通過了綜合和仿真,運(yùn)算結(jié)果正確。
2021-04-29 06:25:54
你好,我使用AD9239-210,設(shè)計(jì)中工作時(shí)鐘外部信號(hào)源輸入200MHz,所有8個(gè)通道使用同一個(gè)時(shí)鐘源。
板子上兩片AD9239,采樣后的數(shù)據(jù)通過GTX接口進(jìn)入FPGA的內(nèi)部邏輯。邏輯中數(shù)據(jù)處理
2023-12-13 09:17:30
Broadkey 6416板是一款高端的PCI總線數(shù)據(jù)采集卡,該卡可作軟件無線電數(shù)字中頻接收、數(shù)據(jù)采集、數(shù)據(jù)分析和信號(hào)處理等使用。該卡采用ADC+FPGA+DSP 的通用架構(gòu),都采用高速、高性能
2010-02-05 15:04:28
項(xiàng)目簡介任務(wù):通過CubeMx實(shí)現(xiàn)ADC多通道掃描采集DMA方式(無中斷)采集內(nèi)部溫度傳感器的溫度通道:采集A0、A1、A2、B0、B1端口電壓,采集內(nèi)部溫度傳感器通道16、內(nèi)部電壓通道17顯示方式
2021-08-11 08:14:45
針對(duì)遙感系統(tǒng)的工作環(huán)境特點(diǎn)、待處理信號(hào)的頻譜特征以及系統(tǒng)信噪比等要求,綜合比較多種信號(hào)采集系統(tǒng)方案的優(yōu)缺點(diǎn),本文提出了一種基于FPGA的激光多普勒測振計(jì)信號(hào)采集與處理系統(tǒng)的設(shè)計(jì)方案,該方案可以實(shí)現(xiàn)光
2019-06-24 07:16:30
架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-03-02 13:52:47
架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-03-09 10:12:15
架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-03-16 11:00:00
架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-03-30 11:12:53
架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-04-07 10:40:35
架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-04-14 11:09:20
架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-04-25 11:21:12
架構(gòu)的高性能高速信號(hào)處理平臺(tái),該平臺(tái)采用兩片TI的KeyStone系列多核浮點(diǎn)/定點(diǎn)運(yùn)算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA XC7K325T
2016-03-23 11:03:18
了一種基于TMS320C6701信號(hào)處理器的高性能信號(hào)處理模塊的設(shè)計(jì)方案,設(shè)計(jì)了具有一定通用性的并行信號(hào)處理模塊,該模塊具有高速互連接口,可以根據(jù)應(yīng)用系統(tǒng)的需求構(gòu)成不同的并行系統(tǒng),完成各種信號(hào)處理任務(wù)。1
2016-05-31 17:53:59
提出了一種基于LPC2142且具有USB (通用串行總線) 接口的高速數(shù)據(jù)采集卡的設(shè)計(jì)方案,給出了基于ARM7處理器LPC2142和FPGA芯片的軟硬件設(shè)計(jì)方法,該設(shè)計(jì)方案解決了高速實(shí)時(shí)信號(hào)與
2009-03-07 10:05:07
9 本文詳細(xì)介紹了一種借助VHDL 硬件描述性語言實(shí)現(xiàn)基于FPGA 硬件平臺(tái)的通用微處理器設(shè)計(jì)的完整方案。該型CPU 具有實(shí)現(xiàn)簡單快捷、成本低、通用性強(qiáng)、擴(kuò)展容易的特性。本文分兩
2009-11-30 15:41:28
20 為解決目前高速信號(hào)處理中的數(shù)據(jù)傳輸速度瓶頸以及傳輸距離的問題,設(shè)計(jì)并實(shí)現(xiàn)了一種基于FPGA 的高速數(shù)據(jù)傳輸系統(tǒng),本系統(tǒng)借助Altera Cyclone III FPGA 的LVDS I/O 通道產(chǎn)生LVDS 信號(hào),穩(wěn)
2010-11-02 15:27:43
42 設(shè)計(jì)一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡單預(yù)處理,利用DSP進(jìn)行復(fù)雜圖像處理算法和邏輯控制,實(shí)現(xiàn)圖像數(shù)據(jù)的高速傳輸
2010-12-25 17:06:54
60 基于CPCI總線的通用FPGA信號(hào)處理板的設(shè)計(jì)
?隨著雷達(dá)信號(hào)處理技術(shù)的不斷發(fā)展以及現(xiàn)代國防對(duì)雷達(dá)技術(shù)的需求,系統(tǒng)對(duì)雷達(dá)信號(hào)處理的要求也越來越高,需要實(shí)時(shí)處
2009-11-28 15:07:38
922 
基于ADC和FPGA脈沖信號(hào)測量的設(shè)計(jì)方案
0引言
測頻和測脈寬現(xiàn)在有多種方法。通?;贛CU的信號(hào)參數(shù)測量,由于其MCU工作頻率很低,所以能夠達(dá)到的精度也
2009-12-21 09:13:23
1501 
基于DSP和FPGA的通用圖像處理平臺(tái)設(shè)計(jì)
摘要:設(shè)計(jì)一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡單預(yù)處理,利用DSP
2010-02-01 11:10:21
1379 
基于FPGA的高速定點(diǎn)FFT算法的設(shè)計(jì)方案
引 言 快速傅里葉變換(FFT)作為計(jì)算和分析工具,在眾多學(xué)科領(lǐng)域(如信號(hào)處理、圖像處理、生物信息學(xué)、計(jì)算物理
2010-02-09 10:47:50
992 
本文在分析現(xiàn)有的解決方案優(yōu)缺點(diǎn)的基礎(chǔ)上提出了一種在FPGA上實(shí)現(xiàn)ORB的改進(jìn)設(shè)計(jì)方案,不但為彼此分離的、工作于多處理器平臺(tái)上的各個(gè)GPP,DSP和FPGA開發(fā)小組提供了通用的CORBA通信機(jī)制
2011-12-22 10:18:54
3341 
文中提出了一種基于FPGA的八通道超聲探傷系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)利用低功耗可變增益運(yùn)放和八通道ADC構(gòu)成高集成度的前端放大和數(shù)據(jù)采集模塊;采用FPGA和ARM作為數(shù)字信號(hào)處理的核心和
2013-06-09 16:30:29
54 基于FPGA的高速多通道AD采樣系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)_徐加彥
2017-01-18 20:23:58
12 基于FPGA的通用傳感器信號(hào)處理系統(tǒng)設(shè)計(jì)_李輝
2017-03-19 19:07:17
3 摘要:高速中頻采樣信號(hào)處理平臺(tái)在實(shí)際應(yīng)用中有很大的前景,提出采用FPGA+DSP的處理結(jié)構(gòu),結(jié)合高性能A/D和D/A處理芯片,設(shè)計(jì)了一個(gè)通用處理平臺(tái),并對(duì)其主要性能進(jìn)行了測試。實(shí)驗(yàn)與實(shí)際應(yīng)用表明
2017-10-30 11:46:08
2 高速中頻采樣信號(hào)處理平臺(tái)在實(shí)際應(yīng)用中有很大的前景,提出采用FPGA+DSP的處理結(jié)構(gòu),結(jié)合高性能A/D和D/A處理芯片,設(shè)計(jì)了一個(gè)通用處理平臺(tái),并對(duì)其主要性能進(jìn)行了測試。
2018-10-18 16:36:48
4637 
本文提出了一種實(shí)現(xiàn)信號(hào)采集方案,介紹了由ARM 處理器S3C2410 和EP2C8 FPGA 組成的高速信號(hào)采集系統(tǒng)的系統(tǒng)設(shè)計(jì),并著重介紹前端硬件的設(shè)計(jì),并就ARM 處理器和FPGA 的互聯(lián)設(shè)計(jì)進(jìn)行探討。利用FPGA 硬件控制A/D 轉(zhuǎn)換,達(dá)到了較好的效果,實(shí)現(xiàn)了信號(hào)的采集與存儲(chǔ)。
2018-11-02 15:46:01
10 本文通過GA3816、FPGA和DSP構(gòu)建了一個(gè)高速、通用、可擴(kuò)展的多功能信號(hào)處理平臺(tái),該信號(hào)處理平臺(tái)經(jīng)過動(dòng)態(tài)配置GA3816處理芯片可實(shí)現(xiàn)一些信號(hào)處理領(lǐng)域常用的運(yùn)算,也可以通過對(duì)DSP、FPGA芯片的編程來實(shí)現(xiàn)一些其它算法,所以該平臺(tái)能夠廣泛的應(yīng)用于信號(hào)處理等領(lǐng)域。
2021-05-22 15:29:05
1594 
基于FPGA的嵌入式信號(hào)處理系統(tǒng)設(shè)計(jì)方案
2021-06-02 11:04:33
0 基于FPGA的嵌入式信號(hào)處理系統(tǒng)設(shè)計(jì)方案
2021-06-02 11:04:33
0 本文詳細(xì)描述了FPGA實(shí)現(xiàn)圖像去霧的實(shí)現(xiàn)設(shè)計(jì)方案,采用暗通道先驗(yàn)算法實(shí)現(xiàn),并利用verilog并行執(zhí)行的特點(diǎn)對(duì)算法進(jìn)行了加速;
2023-06-05 17:01:45
862 
一種基于FPGA 實(shí)現(xiàn)的800G信號(hào)處理平臺(tái)
2023-07-31 10:23:11
375 
本文介紹如何搭建一個(gè)通用的圖像處理平臺(tái),采用HDMI接口進(jìn)行輸入、輸出,可用于測試基于HLS的FPGA圖像處理項(xiàng)目。
2023-09-04 18:20:19
1050 
電子發(fā)燒友網(wǎng)站提供《高速ADC電源設(shè)計(jì)方案.pdf》資料免費(fèi)下載
2023-11-10 16:20:26
0
已全部加載完成
評(píng)論