亚洲av成人精品日韩一区,97久久久精品综合88久久,玩弄japan白嫩少妇hd,亚洲av片不卡无码久久,玩弄人妻少妇500系列

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于FPGA+DSP的高速中頻采樣信號處理平臺

電子工程師 ? 來源:未知 ? 作者:胡薇 ? 2018-10-18 16:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

實驗與實際應用表明,該系統(tǒng)具有很強的數(shù)據(jù)處理能力和很好的穩(wěn)定性。關鍵詞:高速中頻;信號處理;FPGADSP0 引言 現(xiàn)代社會正向數(shù)字化、信息化方向高速發(fā)展,在這一過程中,往往需要高速信號的實時性數(shù)字化處理。例如,隨著科技的進步,現(xiàn)代雷達等應用信號的數(shù)字化處理上有了長足的發(fā)展,但也帶來了新的問題,這些應用的數(shù)字信號處理具有海量運行需求的應用背景,如巡航導彈末制導雷達地形匹配、合成孔徑雷達的成像處理、相控陣雷達的時空二維濾波處理等領域。目前,單片DSP難以勝任許多信號處理系統(tǒng)的要求。而常見的解決方案也是高速A/D采樣與信號處理功能是在多塊不同的板卡上實現(xiàn),這給實際應用帶來很多不便。 鑒于上述現(xiàn)有技術所存在的問題,本設計平臺的目的是:(1)實現(xiàn)高速中頻信號(如雷達信號)的數(shù)字化處理并進行實時傳輸數(shù)據(jù)或進行數(shù)據(jù)的實時計算,并能通過輸出電路進行結果顯示;(2)自定義控制總線可以實現(xiàn)對高速中頻信號處理板進行靈活控制,具有較強的可配置性和豐富的靈活性;(3)高速A/D采樣與D/A回放及數(shù)據(jù)處理單元集成在一塊板上,在集成度高的同時也降低了高速信號在傳輸過程中出現(xiàn)差錯的概率。1 平臺設計方案 高速中頻采樣信號處理平臺由主控制電路、高速A/D與D/A電路、信號處理單元電路、光纖通道電路、時鐘管理電路、存儲單元和外部接口電路組成,其總體框圖如圖1所示。

在實際應用過程中,四路A/D通道可以接收不同的信號源的信號,D/A通路可以對外進行數(shù)據(jù)顯示等多種功能,時鐘管理電路管理內外時鐘的使用及對板上系統(tǒng)供給工作時鐘,兩路光纖通道可以與其他高速設備相連接,自定義總線可以與CPU或主控制器相連接對平臺進行有效靈活的控制。

1.1 高速A/D與D/A設計 四路高速A/D采樣通道采用兩片NS公司的ADC081000實現(xiàn),每片有兩個A/D通道,相比多片A/D器件的通道間相位恒定設計是一個難點而言,單片A/D器件可以更容易實現(xiàn)兩路通道間的相位恒定。ADC081000是一款高性能的A/D采集芯片,單通道8 b采樣頻率為1 GHz。本平臺中A/D通道間采樣數(shù)據(jù)的相位恒定是利用采樣時鐘相位間的恒定來實現(xiàn)的。在設計時,使時鐘芯片到兩片A/D器件間的時鐘線等長,兩片A /D器件到FPGA間的時鐘線與數(shù)據(jù)線也分別等長,并且還利用一片F(xiàn)PGA設計了對兩片A/D器件的軟啟動控制,這就更保證了四路通道間采樣時鐘的相位恒定。 兩路高速D/A通道采用兩片AD公司的AD9736實現(xiàn),AD9736單通道14 b,采樣頻率可達1 200 MSPS。兩路高速D/A通路也利用一片F(xiàn)PGA作控制,實現(xiàn)通道間相位差的恒定。

1.2 信號處理單元設計 信號處理單元包括FPGA和DSP兩大部分。FPGA部分主要由四片Virtex-4 SX55組成,四片F(xiàn)PGA間實現(xiàn)有串行連接和相隔間的連接。FPGA電路主要是實現(xiàn)對高速A/D采集數(shù)據(jù)的預處理和高速D/A回放數(shù)據(jù)處理,并且控制高速A/D電路采樣時鐘的相位恒定與高速D/A電路采樣時鐘的相位恒定,同時也根據(jù)需要與相應的DSP進行數(shù)據(jù)交換或傳遞。FPGA電路上連接的光接口電路也可以實現(xiàn)與其他系統(tǒng)進行高速、實時的數(shù)據(jù)交換。A/D采樣之后的數(shù)字信號速率非常高,要從這些高速信號中得到有用的基帶信號,需要有效地對其進行數(shù)字下變頻、抽取、濾波等處理,這些功能都可以通過FPGA來實現(xiàn)。FPGA具有較高的處理速度和較高的穩(wěn)定性,同時又具有設計靈活、易于修改和維護的優(yōu)點,可以適應不同系統(tǒng)的要求,提高了系統(tǒng)的適用性及可擴展性。DSP電路是本平臺信號處理的核心,完成大部分的數(shù)據(jù)處理工作,由四片ADSP TS201組成,四片DSP間實現(xiàn)了兩兩間的Link口互連,構成了分布式并行系統(tǒng),可以把復雜的算法分割成小的任務給各處理器完成,從而減少任務的執(zhí)行時間。 根據(jù)設計需要,平臺數(shù)據(jù)的傳輸量很大,多DSP之間的數(shù)據(jù)傳輸速度尤為重要,采用Link口來傳輸數(shù)據(jù),可以在不增加輔助電路的前提下,DSP間的直接互聯(lián)。而且,基于Link口的數(shù)據(jù)傳輸采用專門的數(shù)據(jù)通道,不占有系統(tǒng)總線資源,消除了傳輸過程中的總線仲裁,減少了網(wǎng)絡延遲帶來的不確定因素。四片DSP間Link口的傳遞數(shù)據(jù)能力高達600 MB/s。DSP主要是通過軟件設計來實現(xiàn)數(shù)字基帶信號處理以及比特流控制、編碼解碼等高速的數(shù)據(jù)交換和處理功能。對DSP開發(fā)的軟件工具是ADI公司的VisualDSF++4.0,它是TigerSHARC系列DSP的集成開發(fā)環(huán)境,支持匯編語言、C語言、C++等開發(fā)語言,能讓程序員使用這些工具編寫出相對于特定DSP的高性能應用程序,發(fā)揮強大的處理能力。在本平臺中,每片DSP的地位都是對等的,能夠根據(jù)不同的要求,硬件結構不用改變,只須在DSP的軟件算法中稍加改動,系統(tǒng)就能實現(xiàn)新的功能。

1.3 主控制電路設計 主控制電路與信號處理單元電路和外部接口電路相連,其核心是一片規(guī)模較小的FPGA。它主要是控制信號處理單元的同步復位及工作控制,可以將從外部主機接收到信號傳遞給信號處理單元,也可將信號處理單元的有關信息傳遞到外部主機中。

1.4 其他主要電路設計 時鐘管理電路主要是負責板上FPGA、DSP、光口、高速A/D與D/A等正常工作所需要時鐘生成與配置。外部存儲電路是FPGA與DSP正常工作時所需要的外部RAM空間大小的設計。外部接口電路是本平臺與其他設備進行連接的控制接口。光纖通道電路由兩路光纖通道組成,每路可以工作在2.5 Gb/s,可以與其他系統(tǒng)進行數(shù)據(jù)交換。2 性能測試 決定平臺性能的指標有多個,選取最主要的三個進行測試,結果如下。

2.1 A/D采樣的有效位數(shù) 有效位數(shù)是用來表述A/D器件的一項總體指標,對精確評價系統(tǒng)性能非常重要。對于A/D采樣有效位的測試,采用A/D器件的最大量程輸入,在FPGA中取得數(shù)據(jù),用Matlab來對數(shù)據(jù)處理進行計算得到的。四路A/D采樣通道有效位的測試數(shù)據(jù)如表1所示。

2.2 A/D通道間相位恒定A/D通道間的相位恒定指標直接測試比較困難,在平臺設計中已經(jīng)保證了同一芯片兩路A/D通道間的相位差是恒定的,只要測試兩片A /D芯片輸出時鐘相位差是否恒定即可判定。表1中也顯示了兩片A/D器件輸出時鐘的相位差測試結果。2.3 DSP運算速度DSP的運算速度和精度決定著系統(tǒng)的數(shù)據(jù)處理能力,同時也會對整個系統(tǒng)的性能和結構產(chǎn)生重要的影響。DSP的處理能力可以用1 024點的復數(shù)FFT計算時間進行比較。Link口傳遞速度的測試,可以將Link口的工作時鐘設定在600 MHz,按4 b進行數(shù)據(jù)傳遞,如果接收到數(shù)據(jù)沒有錯誤,即可認定Link口的工作速率可以達到600 MB/s。經(jīng)過測試,在工作頻率為600 MHz,按4 b進行數(shù)據(jù)傳遞的情況下,各個Link均通過測試,也就是說每個Link口工作速率都可以達到600 MB/s。經(jīng)過測試,平臺上兩個光口的傳輸速度均達到了2.5 Gb/s。DSP運算速度測試結果見表2。

3 結語 通過上述測試結果可以看出,本平臺設計合理,F(xiàn)PGA與DSP的結合使用,能充分發(fā)揮各自的優(yōu)勢,實現(xiàn)對高速、多路、海量信號的實時處理。另外,高度集成化設計,大大減少了平臺所占用的空間體積,也使功耗大大減小。平臺在兵器某所項目驗證中,接入實際雷達信號進行測試,各項指標均達到了設計要求。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關注

    關注

    556

    文章

    8157

    瀏覽量

    357462
  • FPGA
    +關注

    關注

    1645

    文章

    22049

    瀏覽量

    618329

原文標題:基于FPGA+DSP的高速中頻采樣信號處理平臺的實現(xiàn)

文章出處:【微信號:FPGAer_Club,微信公眾號:FPGAer俱樂部】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    中科億海微SoM模組——FPGA+DSP核心板

    FPGA+DSP核心板是基于中科億海微EQ6HL130型FPGA芯片搭配國產(chǎn)DSP開發(fā)的高性能核心板卡。對外接口采取郵票孔連接方式,可以極大提高信號傳輸質量和焊接后的機械強度。核心板卡
    的頭像 發(fā)表于 06-20 14:12 ?369次閱讀
    中科億海微SoM模組——<b class='flag-5'>FPGA+DSP</b>核心板

    進群免費領FPGA學習資料!數(shù)字信號處理、傅里葉變換與FPGA開發(fā)等

    ~ 01、數(shù)字信號處理FPGA實現(xiàn) 旨在講解前端數(shù)字信號處理算法的高效實現(xiàn)。首先概述了當前的FPGA
    發(fā)表于 04-07 16:41

    用ADS7864和DSP5402進行信號采集與處理,請問哪里可以查看關于ADS7864的AD采樣程序源代碼?

    我打算用ADS7864和DSP5402進行信號采集與處理,請問哪里可以查看關于ADS7864的AD采樣程序源代碼?麻煩給我傳一份來參考。
    發(fā)表于 01-15 08:26

    求助,關于高速ADC采樣的幾個問題求解

    在非實時連續(xù)采集處理的系統(tǒng)中,比如數(shù)字示波器。 系統(tǒng)在數(shù)據(jù)采集時,會通過ADC采集一會數(shù)據(jù),然后在通過fpga或者其他處理處理一會(如顯示)。在
    發(fā)表于 01-14 07:05

    高速圖像處理卡設計原理圖:527-基于3U VPX XCZU15EG+TMS320C6678的信號處理

    C6678信號處理板 , FPGA 信號處理 , FPGA開發(fā)
    的頭像 發(fā)表于 12-25 09:51 ?637次閱讀
    <b class='flag-5'>高速</b>圖像<b class='flag-5'>處理</b>卡設計原理圖:527-基于3U VPX XCZU15EG+TMS320C6678的<b class='flag-5'>信號</b><b class='flag-5'>處理</b>板

    FPGA 實時信號處理應用 FPGA在圖像處理中的優(yōu)勢

    現(xiàn)場可編程門陣列(FPGA)是一種高度靈活的硬件平臺,它允許開發(fā)者根據(jù)特定應用需求定制硬件邏輯。在實時信號處理和圖像處理領域,
    的頭像 發(fā)表于 12-02 10:01 ?1812次閱讀

    FPGA 與微控制器優(yōu)缺點比較

    和可編程互連組成。它們的主要優(yōu)點是并行處理能力極強,可以同時執(zhí)行多個操作,這使得FPGA在需要高速數(shù)據(jù)處理的應用中表現(xiàn)出色,如數(shù)字信號
    的頭像 發(fā)表于 12-02 09:58 ?1192次閱讀

    基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信號處理

    本板卡基于標準6U VPX 架構,為通用高性能信號處理平臺,系我公司自主研發(fā)。板卡采用一片TI DSP TMS320C6678和一片Xilinx公司Virtex 7系列的
    的頭像 發(fā)表于 11-08 16:38 ?989次閱讀
    基于<b class='flag-5'>DSP</b> TMS320C6678+<b class='flag-5'>FPGA</b> XC7V690T的6U VPX<b class='flag-5'>信號</b><b class='flag-5'>處理</b>卡

    如何選擇合適的DSP平臺

    數(shù)字信號處理器(DSP)是專門設計用于快速處理數(shù)字信號的微處理器。它們在許多領域中都有應用,包括
    的頭像 發(fā)表于 11-04 14:28 ?1034次閱讀

    采樣頻率和信號頻率之間的關系

    在數(shù)字信號處理領域,采樣是將連續(xù)時間信號轉換為離散時間信號的過程。這個過程對于數(shù)字通信系統(tǒng)、音頻處理
    的頭像 發(fā)表于 10-15 11:26 ?3619次閱讀

    兼容7A100T和PG2L100H雙芯核心板,米爾FPGA平臺

    高速數(shù)據(jù)處理能力,該設備能夠靈活應對不同頻段的信號處理需求,顯著提升了設備的通用性和穩(wěn)定性。 技術優(yōu)勢:7A100T核心板集成了大量DSP
    發(fā)表于 09-14 16:08

    中科億海微SoM模組——中頻信號采集存儲卡

    數(shù)字中頻信號采集存儲是指利用ADC、FPGA實現(xiàn)對信號進行數(shù)字化采集、處理和存儲傳輸?shù)倪^程。該技術在通信、雷達、無線電等領域具有重要應用。通過高速
    的頭像 發(fā)表于 08-30 12:18 ?671次閱讀
    中科億海微SoM模組——<b class='flag-5'>中頻信號</b>采集存儲卡

    AD采集FPGA做fft處理信號的問題

    是不是就是20KHz呢?這樣是不是就能滿足每通道采樣頻率為信號頻率的4倍呢? 對采集到的信號進行fft處理,以得到指定頻率點的幅度值,指定的頻率點都集中在200Hz以內,且都精確到了小
    發(fā)表于 08-29 09:22

    FPGA如何發(fā)出高速串行信號

    高速串行通信的“高速”一般比較高,基本至少都會上G。如果利用FPGA內部的LUT、觸發(fā)器和普通IO是無法滿足這樣高的輸入輸出速率的。
    的頭像 發(fā)表于 08-05 11:12 ?1613次閱讀
    <b class='flag-5'>FPGA</b>如何發(fā)出<b class='flag-5'>高速</b>串行<b class='flag-5'>信號</b>

    FPGA異步信號處理方法

    FPGA(現(xiàn)場可編程門陣列)在處理異步信號時,需要特別關注信號的同步化、穩(wěn)定性以及潛在的亞穩(wěn)態(tài)問題。由于異步信號可能來自不同的時鐘域或外部設
    的頭像 發(fā)表于 07-17 11:10 ?1893次閱讀