亚洲av成人精品日韩一区,97久久久精品综合88久久,玩弄japan白嫩少妇hd,亚洲av片不卡无码久久,玩弄人妻少妇500系列

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA與高速ADC接口簡(jiǎn)介

FPGA研究院 ? 來(lái)源:FPGA技術(shù)實(shí)戰(zhàn) ? 2025-06-12 14:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言:本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。

1. 高速ADC與處理器互聯(lián)需要權(quán)衡的因素

如圖1所示,ADC模數(shù)轉(zhuǎn)換器可以與微控制器、DSP、FPGA以及ASIC均可以實(shí)現(xiàn)互聯(lián),在進(jìn)行選擇時(shí),需要考慮以下因素:設(shè)計(jì)要求的信號(hào)處理和轉(zhuǎn)換器性能、開(kāi)發(fā)成本、IO接口速率、開(kāi)發(fā)的便利性以及器件材料成本。

wKgZPGhKcUuAA2aXAAEepqCdDyc975.png

圖1:ADC與處理器互聯(lián)需要權(quán)衡的因素

2. 高速ADC常見(jiàn)的接口形式

(1)并行接口

并行接口又可分為并行CMOS和并行DDR LVDS接口。CMOS并行接口一般速率在150MSPS,DDR LVDS ADC可達(dá)420MSPS速率,通常對(duì)FPGA接口性能要求不高,在低檔FPGA接口實(shí)現(xiàn),但是由于采用并行接口,這種ADC占用的FPGA IO管腳數(shù)量較多。

(2)串行LVDS接口

串行LVDS ADC最大速率可≥1Gbps,通常ADC片內(nèi)集成倍頻PLL,由于數(shù)據(jù)數(shù)量較高,通常需要中端FPGA實(shí)現(xiàn)互聯(lián),與FPGA互聯(lián)的引腳數(shù)與使用的數(shù)據(jù)通道數(shù)有關(guān)。

(3)JESD204B接口

JESD204B ADC最大數(shù)據(jù)速率≥6.25Gbps,通常常用串行CML接口標(biāo)準(zhǔn)。需要使用FPGA收發(fā)器接口才可互聯(lián),一般需要中高端FPGA,由于采用Gbps收發(fā)器,使用的FPGA IO引腳數(shù)較少。

高速ADC常見(jiàn)的接口形式對(duì)比如圖2所示。

wKgZPGhKcUuAcg41AAQH-eViBbk329.png

圖2:高速ADC常見(jiàn)的接口形式對(duì)比

3. 高速ADC常見(jiàn)控制接口

高速ADC的控制接口幾乎都獨(dú)立于數(shù)據(jù)接口,通常為SPI,有時(shí)為I2C或引腳可編程(物理管腳配置)??刂平涌谕ǔS糜谠L問(wèn)轉(zhuǎn)換器的寄存器,實(shí)現(xiàn)芯片控制。

控制接口運(yùn)行速率比數(shù)據(jù)接口慢得多,SPI運(yùn)行速率通常小于40 MHz (5 Mbps)。

4. JESD204串行接口

(1)采用JESD204串行接口優(yōu)點(diǎn)

如圖3所示,采用JESD204串行接口優(yōu)點(diǎn)較多。

wKgZPGhKcUuAdkCRAAGiBsf45WM315.png

圖3:并行接口與串行接口對(duì)比

1)簡(jiǎn)化整體系統(tǒng)設(shè)計(jì)

減少走線路徑,簡(jiǎn)化電路板走線設(shè)計(jì);

簡(jiǎn)化同步時(shí)序設(shè)計(jì)。

2)引腳數(shù)減少 – Tx和Rx均是如此

引腳數(shù)量多的低速并行接口轉(zhuǎn)為引腳數(shù)量少的高速串行接口;

集成嵌入式時(shí)鐘進(jìn)一步減少引腳數(shù)。

3)降低系統(tǒng)成本

更小的IC封裝和電路板設(shè)計(jì)可降低成本。

4)輕松擴(kuò)展?jié)M足未來(lái)帶寬需要

幾何尺寸更小、速度更快,更好地適應(yīng)標(biāo)準(zhǔn)。

(2)JESD204標(biāo)準(zhǔn)演進(jìn)

JESD204,是JEDEC定義的針對(duì)高速點(diǎn)對(duì)點(diǎn)串行接口的一項(xiàng)標(biāo)準(zhǔn),用于互連兩個(gè)(或更多)器件,如轉(zhuǎn)換器到數(shù)字接收器、數(shù)字源到DAC或數(shù)字源到數(shù)字接收器。

與以前的轉(zhuǎn)換器接口相比單個(gè)主機(jī)串行接口可用來(lái)傳遞所有數(shù)據(jù)、時(shí)鐘和幀信息。時(shí)鐘和幀信息嵌入數(shù)據(jù)流中,無(wú)需擔(dān)心數(shù)據(jù)和時(shí)鐘之間的設(shè)置建立和保持時(shí)間。

wKgZPGhKcUqAIxSQAACsGObQrm8442.png

圖4:JESD204標(biāo)準(zhǔn)鏈路

JESD204這種標(biāo)準(zhǔn)在轉(zhuǎn)換器和接收器(通常為FPGA或ASIC)定義了一種數(shù)千兆位的數(shù)據(jù)鏈路。

如圖4所示,JESD204(2006年4月)原有標(biāo)準(zhǔn)只定義了一條通道、一條鏈路對(duì)采樣通過(guò)單個(gè)串行通道到多個(gè)轉(zhuǎn)換器的傳輸進(jìn)行了定義,最高速率為3.125Gbps。

wKgZO2hKcUuAS7L5AAD26G-3ZKc193.png

圖5:JESD204A標(biāo)準(zhǔn)鏈路

如圖5所示,JESD204A(2008年4月)—首次修訂,將原有標(biāo)準(zhǔn)擴(kuò)展成多條鏈路和多個(gè)通道。修訂版增加了通過(guò)多個(gè)對(duì)齊串行通道向多個(gè)轉(zhuǎn)換器傳輸數(shù)據(jù)的能力,最高速率為3.125 Gbps。

wKgZO2hKcUuAPJ6MAAG7-OxkFO0757.png

圖6:JESD204B標(biāo)準(zhǔn)鏈路

如圖6所示,JESD204B(2011年8月),第三版,運(yùn)用一個(gè)器件時(shí)鐘,同時(shí)增加了多項(xiàng)措施以確保獲得確定性的延遲。支持通過(guò)多個(gè)對(duì)齊的串行通道向多個(gè)轉(zhuǎn)換器傳輸數(shù)據(jù),最高速率為12.5Gbps。

(3)JESD204標(biāo)準(zhǔn)各層

wKgZO2hKcUuAVTR7AAIBsFB1gSo450.png

圖7:JESD204B各層的簡(jiǎn)化數(shù)據(jù)流

如圖7所示,JESD204B標(biāo)準(zhǔn)是一種分層規(guī)范,規(guī)范中的各層都有自己的功能要完成。應(yīng)用層支持JESD204B鏈路的配置和數(shù)據(jù)映射。傳輸層實(shí)現(xiàn)轉(zhuǎn)換樣本與成幀未加擾八位字之間的映射。加擾層可以選擇性地獲取八位字并進(jìn)行加擾或解擾,以便通過(guò)延展頻譜尖峰來(lái)降低EMI效應(yīng)。加擾在發(fā)送器中完成,解擾在接收器中完成。在數(shù)據(jù)鏈路層中,可選加擾的八位字編碼成10位字符。該層也是產(chǎn)生或檢測(cè)控制字符的地方,目的是監(jiān)視和維護(hù)通道對(duì)齊。物理層即串行器/解串器(SERDES)層,負(fù)責(zé)以線路速率發(fā)送或接收字符。該層包括串行器、驅(qū)動(dòng)器、接收器、時(shí)鐘和數(shù)據(jù)恢復(fù)電路。

(4)JESD204B 標(biāo)準(zhǔn)中關(guān)鍵信號(hào)

1)器件時(shí)鐘(Device clock)

系統(tǒng)中的一個(gè)時(shí)鐘信號(hào),為鏈路中數(shù)據(jù)的幀速率的諧波;

在JESD204B系統(tǒng)中,幀時(shí)鐘不再是主機(jī)系統(tǒng)參考源。

2)SYNC~

從接收器到發(fā)送器的一個(gè)系統(tǒng)同步低電平有效信號(hào),表示同步狀態(tài);

當(dāng)SYNC~為低電平時(shí),接收器和發(fā)送器同步;

如果涉及多個(gè)DAC/ADC,則可將SYNC~組合起來(lái)。

3)通道0、 … 、 L-1

鏈路中的差分通道(通常為高速CML);

8B/10B代碼組按先MSB/后LSB方式傳輸。

4)SYSREF(可選)

一個(gè)可選的源同步、高壓擺率時(shí)序分辨率信號(hào),用于重置器件時(shí)鐘分頻器(包括LMFC),以確保獲得確定性的延遲。

同時(shí)分配至系統(tǒng)中的ADC/DAC和ASIC/FPGA邏輯器件,可用時(shí),SYSREF是JESD204B系統(tǒng)中的主機(jī)時(shí)序參考,因?yàn)樗?fù)責(zé)重置LMFC參考。

(5)JESD204x 標(biāo)準(zhǔn)中確定性延遲

當(dāng)從JESD204x接收器輸入端到JESD204x接收器輸出端的時(shí)間始終為相同時(shí)鐘周期時(shí),則延遲具有確定性;

在并行實(shí)現(xiàn)中,確定性延遲很簡(jiǎn)單—時(shí)鐘隨數(shù)據(jù)傳輸;

在串行實(shí)現(xiàn)中,存在多個(gè)時(shí)鐘域,結(jié)果可能造成不確定性;

JESD204和JESD204A并未針對(duì)如何確定延遲的確定性進(jìn)行規(guī)定

JESD204B通過(guò)規(guī)定三個(gè)器件子類,試圖解決這一問(wèn)題:

器件子類0—不支持確定性延遲;

器件子類1—利用SYSREF(500 MSPS以上)實(shí)現(xiàn)確定性延遲;

器件子類2—利用SYNC(最高500 MSPS)實(shí)現(xiàn)確定性延遲。

(6)JESD204B硬件應(yīng)用示例

wKgZO2hKcUuAf-4eAATL5z9Knuw528.png

圖8:JESD204B ADC與FPGA硬件連接示例

如圖8所示,AD9250是來(lái)自ADI公司的250 MSPS 14位雙ADC,支持子類1實(shí)現(xiàn)中的JESD204B接口。該子類允許使用SYSREF事件信號(hào)跨ADC進(jìn)行模擬采樣同步。AD9525是一款低抖動(dòng)時(shí)鐘發(fā)生器,不僅提供高達(dá)3.1 GHz的七個(gè)時(shí)鐘輸出,而且能夠根據(jù)用戶配置同步SYSREF輸出信號(hào)。這兩種產(chǎn)品,再加上ADI公司的一系列扇出緩沖器產(chǎn)品,提供了一個(gè)框架,可以精確同步和對(duì)齊發(fā)送到FPGA或ASIC進(jìn)行處理的多個(gè)ADC數(shù)據(jù)。

來(lái)源:本文轉(zhuǎn)載自FPGA技術(shù)實(shí)戰(zhàn)公眾號(hào)

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    19890

    瀏覽量

    235124
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22046

    瀏覽量

    618290
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9000

    瀏覽量

    153713
  • adc
    adc
    +關(guān)注

    關(guān)注

    99

    文章

    6705

    瀏覽量

    549181
  • 模數(shù)轉(zhuǎn)換器

    關(guān)注

    26

    文章

    3357

    瀏覽量

    128255

原文標(biāo)題:FPGA與高速ADC接口簡(jiǎn)介

文章出處:【微信號(hào):FPGA研究院,微信公眾號(hào):FPGA研究院】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何使用FPGA驅(qū)動(dòng)并行ADC和并行DAC芯片?

    ADC和DAC是FPGA與外部信號(hào)的接口,從數(shù)據(jù)接口類型的角度劃分,有低速的串行接口高速的并行
    的頭像 發(fā)表于 02-22 16:15 ?5145次閱讀
    如何使用<b class='flag-5'>FPGA</b>驅(qū)動(dòng)并行<b class='flag-5'>ADC</b>和并行DAC芯片?

    FPGA高速接口應(yīng)用注意事項(xiàng)

    FPGA高速接口應(yīng)用注意事項(xiàng)主要包括以下幾個(gè)方面: 信號(hào)完整性與電磁兼容性(EMC) : 在設(shè)計(jì)FPGA高速
    發(fā)表于 05-27 16:02

    基于FPGA高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計(jì)

    基于FPGA高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計(jì).
    發(fā)表于 05-10 17:06 ?27次下載

    LVDS高速ADC接口_Xilinx FPGA實(shí)現(xiàn)

    。使用lvds來(lái)接收高速ADC產(chǎn)生的數(shù)據(jù)會(huì)很方便。像ISERDES,IDDR,IDELAY,OSERDES,ODDR這種資源在FPGA的IOB中多得是(每個(gè)IO都對(duì)應(yīng)有,最后具體介紹),根本不擔(dān)心使用。
    的頭像 發(fā)表于 06-30 10:23 ?2.5w次閱讀
    LVDS<b class='flag-5'>高速</b><b class='flag-5'>ADC</b><b class='flag-5'>接口</b>_Xilinx <b class='flag-5'>FPGA</b>實(shí)現(xiàn)

    MT-228:高速ADC模擬輸入接口考慮

    MT-228:高速ADC模擬輸入接口考慮
    發(fā)表于 03-21 00:23 ?8次下載
    MT-228:<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>模擬輸入<b class='flag-5'>接口</b>考慮

    MT-201:FPGAADC數(shù)字?jǐn)?shù)據(jù)輸出的接口

    MT-201:FPGAADC數(shù)字?jǐn)?shù)據(jù)輸出的接口
    發(fā)表于 03-21 09:52 ?7次下載
    MT-201:<b class='flag-5'>FPGA</b>與<b class='flag-5'>ADC</b>數(shù)字?jǐn)?shù)據(jù)輸出的<b class='flag-5'>接口</b>

    高速反串行板(HSDB)/(HSC-ADC-FPGA)

    高速反串行板(HSDB)/(HSC-ADC-FPGA)
    發(fā)表于 04-15 20:06 ?10次下載
    <b class='flag-5'>高速</b>反串行板(HSDB)/(HSC-<b class='flag-5'>ADC-FPGA</b>)

    如何使用FPGA驅(qū)動(dòng)并行ADC和并行DAC芯片

    ADC和DAC是FPGA與外部信號(hào)的接口,從數(shù)據(jù)接口類型的角度劃分,有低速的串行接口高速的并行
    的頭像 發(fā)表于 04-21 08:55 ?7720次閱讀

    FPGAADC數(shù)字?jǐn)?shù)據(jù)輸出的接口

    本文討論了標(biāo)準(zhǔn)接口 — SPI、I2C、SPORT、LVDS 和 JESD204A——用于將 FPGA 連接到 ADC。隨著數(shù)據(jù)速率的進(jìn)一步提高,FPGA
    的頭像 發(fā)表于 12-21 10:57 ?8623次閱讀
    <b class='flag-5'>FPGA</b>與<b class='flag-5'>ADC</b>數(shù)字?jǐn)?shù)據(jù)輸出的<b class='flag-5'>接口</b>

    LVDS高速ADC接口, xilinx FPGA實(shí)現(xiàn)

    使用的AD芯片是ADI的AD9653,125M16bit高精度高速ADC,用到的采樣速率是80M。其SPI配置會(huì)單獨(dú)開(kāi)一篇來(lái)講,SPI配置里面有個(gè)大坑,本來(lái)以為調(diào)好了的,后來(lái)又發(fā)現(xiàn)了問(wèn)題,調(diào)了三天才定位到問(wèn)題在哪,這就是硬件的魅力(坑爹)所在了吧。這里主要介紹
    的頭像 發(fā)表于 04-03 10:28 ?7134次閱讀

    基于FPGA高速ADC接口設(shè)計(jì)

    點(diǎn)擊上方 藍(lán)字 關(guān)注我們 ADC硬件特性分析 首先必須通過(guò)datasheet分析其核心參數(shù)、接口定義和時(shí)序要求。ADC9481的采樣率為250MSPS,精度8bit。其原理結(jié)構(gòu)圖如下: 主要引腳說(shuō)明
    的頭像 發(fā)表于 08-28 14:30 ?2517次閱讀

    fpga高速接口有哪些

    fpga高速接口有哪些? FPGA(Field Programmable Gate Array)是一種可編程邏輯器件,可以實(shí)現(xiàn)高度定制的硬件功能。它在數(shù)字電路設(shè)計(jì)中扮演著重要的角色,可
    的頭像 發(fā)表于 12-07 17:27 ?4151次閱讀

    同步與多個(gè)FPGA接口的千兆樣本ADC

    電子發(fā)燒友網(wǎng)站提供《同步與多個(gè)FPGA接口的千兆樣本ADC.pdf》資料免費(fèi)下載
    發(fā)表于 10-10 11:32 ?0次下載
    同步與多個(gè)<b class='flag-5'>FPGA</b><b class='flag-5'>接口</b>的千兆樣本<b class='flag-5'>ADC</b>

    高速ADCFPGA的LVDS數(shù)據(jù)接口中避免時(shí)序誤差的設(shè)計(jì)考慮

    電子發(fā)燒友網(wǎng)站提供《高速ADCFPGA的LVDS數(shù)據(jù)接口中避免時(shí)序誤差的設(shè)計(jì)考慮.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 09:50 ?6次下載
    <b class='flag-5'>高速</b><b class='flag-5'>ADC</b>與<b class='flag-5'>FPGA</b>的LVDS數(shù)據(jù)<b class='flag-5'>接口</b>中避免時(shí)序誤差的設(shè)計(jì)考慮

    如何使用FPGA驅(qū)動(dòng)并行ADC和DAC芯片,使用不同編碼方式的ADC與DAC時(shí)的注意事項(xiàng)

    ADC和DAC是FPGA與外部信號(hào)的接口,從數(shù)據(jù)接口類型的角度劃分,有低速的串行接口高速的并行
    的頭像 發(fā)表于 03-14 13:54 ?1176次閱讀
    如何使用<b class='flag-5'>FPGA</b>驅(qū)動(dòng)并行<b class='flag-5'>ADC</b>和DAC芯片,使用不同編碼方式的<b class='flag-5'>ADC</b>與DAC時(shí)的注意事項(xiàng)