亚洲av成人精品日韩一区,97久久久精品综合88久久,玩弄japan白嫩少妇hd,亚洲av片不卡无码久久,玩弄人妻少妇500系列

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

「實(shí)用干貨」7條實(shí)用的PCB布線(xiàn)規(guī)則,可收藏

luoleitao ? 來(lái)源:luoleitao ? 作者:luoleitao ? 2023-02-01 08:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

有些小伙伴在pcb布線(xiàn)時(shí),板子到手就是干,由于前期分析工作做的不足或者沒(méi)做,導(dǎo)致后期處理時(shí)舉步維艱。

比如電源線(xiàn)、雜線(xiàn)拉完了,卻漏掉一組重要的信號(hào)線(xiàn),導(dǎo)致這組線(xiàn)沒(méi)辦法同組同層,甚至都沒(méi)有完整的參考平面,需要對(duì)前面的布線(xiàn)工作做大修改才能完成,費(fèi)時(shí)費(fèi)力。

今天給大家分享7條實(shí)用的布線(xiàn)規(guī)則,可以收藏慢慢看哦!

布線(xiàn)的一般規(guī)則要求

1. 相鄰平面走線(xiàn)方向成正交結(jié)構(gòu)

避免將不同的信號(hào)線(xiàn)在相鄰層走成同一方向,以減少不必要的層間竄擾;當(dāng)由于板結(jié)構(gòu)限制(如某些背板)難以避免出現(xiàn)該情況,特別是信號(hào)速率較高時(shí),應(yīng)考慮用地平面隔離各布線(xiàn)層,用地信號(hào)線(xiàn)隔離各信號(hào)線(xiàn)。

2. 小的分立器件走線(xiàn)須對(duì)稱(chēng)

間距比較密的SMT焊盤(pán)引線(xiàn)應(yīng)從焊盤(pán)外部連接,不允許在焊盤(pán)中間直接連接。

3. 環(huán)路最小規(guī)則

信號(hào)線(xiàn)與其回路構(gòu)成的環(huán)面積要盡可能小,環(huán)面積越小,對(duì)外的輻射越少,接收外界的干擾也越小。

4. 不出現(xiàn)STUB

5. 同一網(wǎng)絡(luò)布線(xiàn)寬度一致

同一網(wǎng)絡(luò)的布線(xiàn)寬度應(yīng)保持一致,線(xiàn)寬的變化會(huì)造成線(xiàn)路特性阻抗的不均勻,當(dāng)傳輸?shù)乃俣容^高時(shí)會(huì)產(chǎn)生反射。在某些條件下,如接插件引出線(xiàn),BGA封裝的引出線(xiàn)類(lèi)似的結(jié)構(gòu)時(shí),因間距過(guò)小可能無(wú)法避免線(xiàn)寬的變化,應(yīng)該盡量減少中間不一致部分的有效長(zhǎng)度。

6. 防止信號(hào)線(xiàn)在不同層間形成自環(huán)

在多層板設(shè)計(jì)中容易發(fā)生此類(lèi)問(wèn)題,自環(huán)將引起輻射干擾。

7. 避免銳角、直角

PCB設(shè)計(jì)中應(yīng)避免產(chǎn)生銳角和直角,產(chǎn)生不必要的輻射,同時(shí)PCB生產(chǎn)工藝性能也不好。

熟悉布線(xiàn)規(guī)則后,畫(huà)板時(shí)便能有效避免很多不必要的問(wèn)題。但是畫(huà)完之后明明已經(jīng)仔細(xì)檢查過(guò),發(fā)給板廠后卻總是會(huì)返回一大堆EQ問(wèn)題。

這種情況大概率是檢查的不夠全面,遺漏了一些其他的問(wèn)題沒(méi)有發(fā)現(xiàn)。

畫(huà)板必備檢查工具

我之前檢查Gerber文件都是用CAM350,但是這個(gè)軟件不能自動(dòng)化分析,靠人工檢查,完全憑個(gè)人經(jīng)驗(yàn),漏找問(wèn)題很正常。

推薦大家一款國(guó)產(chǎn)自研的軟件,全中文界面,簡(jiǎn)單好用!

這款軟件是為電子工程師量身定做的,可以一鍵分析Gerber文件和PCB文件中的設(shè)計(jì)隱患,并給出合理的優(yōu)化建議。

打開(kāi)PCB文件后,點(diǎn)擊左上角的“一鍵DFM分析”,右邊就有潛在隱患的提示。

還可以直接生成檢測(cè)報(bào)告,可以看到詳細(xì)的隱患說(shuō)明。

本文來(lái)源網(wǎng)絡(luò),免費(fèi)傳達(dá)知識(shí),版權(quán)歸原作者所有。如涉及作品版權(quán)問(wèn)題,請(qǐng)聯(lián)系我進(jìn)行刪除。

審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4367

    文章

    23487

    瀏覽量

    409569
  • 布線(xiàn)
    +關(guān)注

    關(guān)注

    9

    文章

    797

    瀏覽量

    85113
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB布局/布線(xiàn)的原則

    目錄:一、布線(xiàn)的一般原則1、PCB板知識(shí)2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線(xiàn)層規(guī)則6、1/4波長(zhǎng)規(guī)則
    的頭像 發(fā)表于 05-28 19:34 ?1177次閱讀
    高速<b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線(xiàn)</b>的原則

    PCB布局與布線(xiàn)規(guī)則

    獲取完整文檔資料可下載附件哦!?。?!如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評(píng)論支持一下哦~
    發(fā)表于 05-26 16:44

    時(shí)源芯微 PCB 布線(xiàn)規(guī)則詳解

    PCB 布線(xiàn)規(guī)則詳解 走線(xiàn)方向控制規(guī)則 相鄰布線(xiàn)層的走線(xiàn)方向應(yīng)采用正交結(jié)構(gòu),避免不同信號(hào)線(xiàn)在相鄰層沿同一方向走線(xiàn),以此降低不必要的層間串?dāng)_。若因 P
    的頭像 發(fā)表于 05-20 16:28 ?323次閱讀

    高層數(shù)層疊結(jié)構(gòu)PCB布線(xiàn)策略

    高層數(shù) PCB布線(xiàn)策略豐富多樣,具體取決于 PCB 的功能。這類(lèi)電路板可能涉及多種不同類(lèi)型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求的多個(gè)高速數(shù)字接口。從布線(xiàn)規(guī)劃和為各接口分配
    的頭像 發(fā)表于 05-07 14:50 ?624次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線(xiàn)</b>策略

    PCB設(shè)計(jì)布線(xiàn)規(guī)范總結(jié)

    但實(shí)際上,布線(xiàn)的好壞,直接決定了電路的性能、工藝良率和長(zhǎng)期可靠性!
    的頭像 發(fā)表于 04-24 11:25 ?856次閱讀
    <b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>布線(xiàn)規(guī)</b>范總結(jié)

    必學(xué)!PCB設(shè)計(jì)布線(xiàn)技巧、電機(jī)控制、電源管理設(shè)計(jì)教程等精華資料

    1、建議收藏,這31PCB設(shè)計(jì)布線(xiàn)技巧相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線(xiàn)這個(gè)環(huán)節(jié)必不可少,
    的頭像 發(fā)表于 04-22 08:05 ?244次閱讀
    必學(xué)!<b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>布線(xiàn)</b>技巧、電機(jī)控制、電源管理設(shè)計(jì)教程等精華資料

    每周推薦!PCB設(shè)計(jì)布線(xiàn)技巧、電機(jī)控制、電源管理芯片設(shè)計(jì)教程等精華資料

    1、建議收藏,這31PCB設(shè)計(jì)布線(xiàn)技巧 相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線(xiàn)這個(gè)環(huán)節(jié)必不可少
    發(fā)表于 04-21 17:04

    建議收藏,這31PCB設(shè)計(jì)布線(xiàn)技巧

    相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線(xiàn)這個(gè)環(huán)節(jié)必不可少,而且布線(xiàn)的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    發(fā)表于 04-19 10:46

    高速信號(hào)線(xiàn)走線(xiàn)規(guī)則有哪些

    在高速數(shù)字電路設(shè)計(jì)中,信號(hào)完整性(SI)是確保系統(tǒng)性能和可靠性的核心要素。高速信號(hào)線(xiàn)的走線(xiàn)規(guī)則對(duì)于維持信號(hào)質(zhì)量、減少噪聲干擾以及優(yōu)化時(shí)序性能至關(guān)重要。本文將深入探討高速信號(hào)線(xiàn)走線(xiàn)的關(guān)鍵規(guī)則,旨在為工程師提供全面的設(shè)計(jì)指導(dǎo)和實(shí)踐建議。
    的頭像 發(fā)表于 01-30 16:02 ?1375次閱讀

    104關(guān)于PCB布局布線(xiàn)的小技巧

    在電子產(chǎn)品設(shè)計(jì)中,PCB布局布線(xiàn)是重要的一步,PCB布局布線(xiàn)的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動(dòng)布局
    的頭像 發(fā)表于 01-07 09:21 ?1095次閱讀
    104<b class='flag-5'>條</b>關(guān)于<b class='flag-5'>PCB</b>布局<b class='flag-5'>布線(xiàn)</b>的小技巧

    PCB布線(xiàn)和布局電路設(shè)計(jì)規(guī)則

    常用的PCB設(shè)計(jì)規(guī)則
    發(fā)表于 11-09 14:10 ?111次下載

    12PCB設(shè)計(jì)規(guī)則

    在電子設(shè)計(jì)的廣袤領(lǐng)域中,電磁兼容性(EMC)就如同一位神秘而又嚴(yán)格的考官,時(shí)刻檢驗(yàn)著 PCB 設(shè)計(jì)的優(yōu)劣。今天,我們就來(lái)揭開(kāi)那神秘的面紗,一同探索 12 能助你減少 EMC 的 PCB 設(shè)計(jì)
    的頭像 發(fā)表于 10-18 13:47 ?4626次閱讀
    12<b class='flag-5'>條</b><b class='flag-5'>PCB</b>設(shè)計(jì)<b class='flag-5'>規(guī)則</b>

    了解TI基于PCB布線(xiàn)規(guī)則的DDR時(shí)序規(guī)范

    電子發(fā)燒友網(wǎng)站提供《了解TI基于PCB布線(xiàn)規(guī)則的DDR時(shí)序規(guī)范.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 11:47 ?3次下載
    了解TI基于<b class='flag-5'>PCB</b><b class='flag-5'>布線(xiàn)規(guī)則</b>的DDR時(shí)序規(guī)范

    干貨!PCB布局布線(xiàn)九大最全要點(diǎn)

    一、規(guī)則設(shè)置使用EDA設(shè)計(jì)時(shí),首先進(jìn)行PCB規(guī)則設(shè)置,一般規(guī)則設(shè)置比較重要的有間距設(shè)置、物理規(guī)則、平面
    的頭像 發(fā)表于 07-31 08:11 ?4981次閱讀
    <b class='flag-5'>干貨</b>!<b class='flag-5'>PCB</b>布局<b class='flag-5'>布線(xiàn)</b>九大最全要點(diǎn)

    非常實(shí)用的PCB布局布線(xiàn)規(guī)則,畫(huà)出美而高性能的板子

    無(wú)法避免線(xiàn)寬的變化,應(yīng)該盡量減少中間不一致部分的有效長(zhǎng)度。 (4)走線(xiàn)長(zhǎng)度控制規(guī)則 即短線(xiàn)規(guī)則,在設(shè)計(jì)時(shí)應(yīng)該盡量讓布線(xiàn)長(zhǎng)度盡量短,以減少由于走線(xiàn)過(guò)長(zhǎng)帶來(lái)的干擾問(wèn)題,特別是一些重要信號(hào)線(xiàn),如時(shí)鐘線(xiàn)
    發(fā)表于 07-17 15:43