亚洲av成人精品日韩一区,97久久久精品综合88久久,玩弄japan白嫩少妇hd,亚洲av片不卡无码久久,玩弄人妻少妇500系列

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

傳輸線效應是什么 如何減少傳輸線效應

h1654155971.8456 ? 來源:cc ? 2019-01-22 16:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速電路傳輸線效應是指系統(tǒng)工作在50MHz時,將產生傳輸線效應和信號的完整性問題;而當系統(tǒng)時鐘達到120MHz時,則必須使用高速電路設計知識才能使之正常工作。因此,只有通過高速電路仿真和先進的物理設計軟件,才能實現(xiàn)設計過程的可控性。

一、傳輸線效應

傳輸線模型中,傳輸線會對整個電路設計帶來以下效應。包括反射信號、延時和時序錯誤、過沖(上沖/下沖)、串擾、電磁輻射。

1反射信號

在高速電路中,信號的傳輸如上圖所示,如果一根走線沒有被正確終結(終端匹配),那么來自于驅動端的信號脈沖在接收端被反射,從而引發(fā)不可預期效應,使信號輪廓失真。當失真變形非常顯著時可導致多種錯誤,引起設計失敗。同時,失真變形的信號對噪聲的敏感性增加了,也會引起設計失敗。如果上述情況沒有被足夠考慮,EMI將顯著增加,這就不單單影響自身設計結果,還會造成整個系統(tǒng)的失敗。

反射信號產生的主要原因:過長的走線;未被匹配終結的傳輸線,過量電容或電感以及阻抗失配。

2延時和時序錯誤

信號延時和時序錯誤表現(xiàn)為:信號在邏輯電平的高與低門限之間變化時保持一段時間信號不跳變。過多的信號延時可能導致時序錯誤和器件功能的混亂

通常在有多個接收端時會出現(xiàn)問題。電路設計師必須確定最壞情況下的時間延時以確保設計的正確性。信號延時產生的原因:驅動過載,走線過長。

3過沖

過沖來源于走線過長或者信號變化太快兩方面的原因。雖然大多數(shù)元件接收端有輸入保護二極管保護,但有時這些過沖電平會遠遠超過元件電源電壓范圍,損壞元器件。

4串擾

串擾表現(xiàn)為在一根信號線上有信號通過時,在PCB板上與之相鄰的信號線上就會感應出相關的信號,我們稱之為串擾。

信號線距離地線越近,線間距越大,產生的串擾信號越小。異步信號和時鐘信號更容易產生串擾。因此解串擾的方法是移開發(fā)生串擾的信號或屏蔽被嚴重干擾的信號。

5電磁輻射

EMI(Electro-Magnetic Interference)即電磁干擾,產生的問題包含過量的電磁輻射及對電磁輻射的敏感性兩方面。EMI表現(xiàn)為當數(shù)字系統(tǒng)加電運行時,會對周圍環(huán)境輻射電磁波,從而干擾周圍環(huán)境中電子設備的正常工作。它產生的主要原因是電路工作頻率太高以及布局布線不合理。目前已有進行 EMI仿真的軟件工具,但EMI仿真器都很昂貴,仿真參數(shù)和邊界條件設置又很困難,這將直接影響仿真結果的準確性和實用性。最通常的做法是將控制EMI的各項設計規(guī)則應用在設計的每一環(huán)節(jié),實現(xiàn)在設計各環(huán)節(jié)上的規(guī)則驅動和控制。

二、避免傳輸線效應的方法

1嚴格控制關鍵網線的走線長度

如果設計中有高速跳變的邊沿,就必須考慮到在PCB板上存在傳輸線效應的問題?,F(xiàn)在普遍使用的很高時鐘頻率的快速集成電路芯片更是存在這樣的問題。解決這個問題有一些基本原則:如果采用CMOS或TTL電路進行設計,工作頻率小于10MHz,布線長度應不大于7英寸。工作頻率在50MHz布線長度應不大于1.5英寸。如果工作頻率達到或超過75MHz布線長度應在1英寸。對于GaAs芯片最大的布線長度應為0.3英寸。如果超過這個標準,就要通過軟件仿真來定位走線.走線的精確長度需物理軟件(如:PADS等)控制.

2合理規(guī)劃走線的拓撲結構

解決傳輸線效應的另一個方法是選擇正確的布線路徑和終端拓撲結構。當使用高速邏輯器件時,除非走線分支長度保持很短,否則邊沿快速變化的信號將被信號主干走線上的分支走線所扭曲。通常情形下,PCB走線采用兩種基本拓撲結構,即菊花鏈(Daisy Chain)布線和星形(Star)分布。

對于菊花鏈布線,布線從驅動端開始,依次到達各接收端。如果使用串聯(lián)電阻來改變信號特性,串聯(lián)電阻的位置應該緊靠驅動端。在控制走線的高次諧波干擾方面,菊花鏈走線效果最好。但這種走線方式布通率最低,不容易100%布通。實際設計中,我們是使菊花鏈布線中分支長度盡可能短,安全的長度值應該是:Stub Delay <= Trt *0.1

星形拓撲結構可以有效的避免時鐘信號的不同步問題,但在密度很高的PCB板上手工完成布線十分困難。采用自動布線器是完成星型布線的最好的方法。每條分支上都需要終端電阻。終端電阻的阻值應和連線的特征阻抗相匹配。這可通過軟件仿真計算,得到特征阻抗值和終端匹配電阻值。

3抑止電磁干擾的方法

很好地解決信號完整性問題將改善PCB板的電磁兼容性(EMC)。其中非常重要的是保證PCB板有很好的接地。對復雜的設計采用一個信號層配一個地線層是十分有效的方法。

此外,使電路板的最外層信號的密度最小也是減少電磁輻射的好方法,這種方法可采用"表面積層"技術"Build-up"設計做PCB來實現(xiàn)。表面積層通過在普通工藝 PCB 上增加薄絕緣層和用于貫穿這些層的微孔的組合來實現(xiàn) ,電阻和電容可埋在表層下,單位面積上的走線密度會增加近一倍,因而可降低 PCB的體積。

PCB 面積的縮小對走線的拓撲結構有巨大的影響,這意味著縮小的電流回路,縮小的分支走線長度,而電磁輻射近似正比于電流回路的面積;同時小體積特征意味著高密度引腳封裝器件可以被使用,這又使得連線長度下降,從而電流回路減小,提高電磁兼容特性。

4其它可采用技術

為減小集成電路芯片電源上的電壓瞬時過沖,應該為集成電路芯片添加去耦電容。這可以有效去除電源上的毛刺的影響并減少在印制板上的電源環(huán)路的輻射。

當去耦電容直接連接在集成電路的電源管腿上而不是連接在電源層上時,其平滑毛刺的效果最好。這就是為什么有一些器件插座上帶有去耦電容,而有的器件要求去耦電容距器件的距離要足夠的小。

任何高速和高功耗的器件應盡量放置在一起以減少電源電壓瞬時過沖。

如果沒有電源層,那么長的電源連線會在信號和回路間形成環(huán)路,成為輻射源和易感應電路。

走線構成一個不穿過同一網線或其它走線的環(huán)路的情況稱為開環(huán)。如果環(huán)路穿過同一網線其它走線則構成閉環(huán)。兩種情況都會形成天線效應(線天線和環(huán)形天線)。天線對外產生EMI輻射,同時自身也是敏感電路。閉環(huán)是一個必須考慮的問題,因為它產生的輻射與閉環(huán)面積近似成正比。

最后一個問題,上文所述的經驗方法,在實際操作過程中人工計算是無法完成的,需要通過軟件仿真和EDA軟件控制。

針對傳輸線問題所引入的影響,文章嚴格控制關鍵網線的走線長度等四個方面總結了控制這些影響的方法。這些方法都是在實踐中總結出來的,也希望對大家有所幫助。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路設計
    +關注

    關注

    6706

    文章

    2541

    瀏覽量

    214703
  • 傳輸線
    +關注

    關注

    0

    文章

    382

    瀏覽量

    24673

原文標題:如何減少傳輸線效應?

文章出處:【微信號:eda365wx,微信公眾號:EDA365電子論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Bourns 推出全新共模電感系列 專為信號傳輸線應用提供理想的噪聲抑制解決方案

    信號傳輸線應用中的噪聲抑制而設計。Bourns? SRF1209U4 系列片式共模電感器具備薄型、緊湊尺寸的特點,能滿足空間受限的設計需求。此款全新電感器在高頻范圍內提供高阻抗,能有效提升信噪比,非常
    發(fā)表于 06-26 17:39 ?765次閱讀
    Bourns 推出全新共模電感系列 專為信號<b class='flag-5'>傳輸線</b>應用提供理想的噪聲抑制解決方案

    知識分享-傳輸線的返回電流(信號完整性揭秘)

    信號完整性揭秘-于博士SI設計手記3.3傳輸線的返回電流按照傳統(tǒng)的電路理論,電流要流到互連線的末端,然后從另一條路徑回流,才能形成電流回路。如果傳輸線無限長,信號電壓施加到傳輸線上后,信號永遠也
    的頭像 發(fā)表于 05-27 17:36 ?262次閱讀
    知識分享-<b class='flag-5'>傳輸線</b>的返回電流(信號完整性揭秘)

    傳輸線高頻參數(shù)之Crosstalk

    是由于電信號在通過傳輸線時,產生的電場穿過了相鄰的傳輸線,而導致相鄰的傳輸線上也產生了電信號,如上圖所示,用網分測試的時候,差分S參數(shù)Sdd31表示近端串擾,Sd
    的頭像 發(fā)表于 05-22 07:33 ?214次閱讀
    <b class='flag-5'>傳輸線</b>高頻參數(shù)之Crosstalk

    PCB制板廠加工問題很大啊,高速PCB傳輸線阻抗一直往上跑

    ,好像懂了,TDR阻抗的上漂量其實是傳輸線的直流電阻搞得鬼哈!從理論的仿真中就能看出來,哪怕是100歐姆的理想傳輸線也存在著阻抗上漂的效應,和所謂的加工阻抗波動壓根扯不上關系!那大家還是會問了,雖然
    發(fā)表于 04-07 17:27

    PCB Layout中的三種走策略

    = 2.2*0.0101*50/2 = 0.556ps通過計算可以看出,直角走線帶來的電容效應是極其微小的。由于直角走的線寬增加,該處的阻抗將減小,于是會產生一定的信號反射現(xiàn)象,我們可以根據傳輸線
    發(fā)表于 03-13 11:35

    傳輸線特征阻抗是設計中最重要的因素

    從電池的角度來看,一旦設計工程師將電池的引線連入傳輸線的前端,就總有一個常量值的電流從電池中流出,并且保持電壓信號的穩(wěn)定不變。也許有人會問,是什么樣的電子元器件具有這樣的行為?加入恒定不變的電壓信號
    發(fā)表于 01-21 07:11

    PCB設計中的Stub天線對信號傳輸的影響

    在PCB設計中,Stub(也稱為短樁或殘樁)對信號傳輸有以下幾個主要影響:1.容性效應導致的阻抗偏低:Stub會導致容性效應,使得阻抗偏
    的頭像 發(fā)表于 12-24 17:21 ?1317次閱讀
    PCB設計中的Stub天線對信號<b class='flag-5'>傳輸</b>的影響

    DAC3482的I通道輸出電路,傳輸線變壓器有什么作用?

    下圖是DAC3482的I通道輸出電路,這里T11是1:1的傳輸線變壓器,T4是4:1的變壓器。如果IOUTA2是20mA,IOUTA1是0mA,求分析下此時IOUTA2輸出是多少,為什么?這里的傳輸線變壓器有什么作用?前面兩個100歐電阻中間接地有啥作用?
    發(fā)表于 12-20 07:50

    霍爾效應是一種磁電效應

    霍爾效應確實是一種磁電效應 。以下是對霍爾效應作為磁電效應的介紹: 一、霍爾效應的定義 霍爾效應是
    的頭像 發(fā)表于 10-15 09:50 ?1169次閱讀

    平衡傳輸線標準的重要性

    對于需要長距離通信的系統(tǒng)。本文將探討平衡傳輸線標準的重要性。 一、平衡傳輸線標準的必要性 1. 提高信號完整性 在長距離傳輸中,信號完整性是一個關鍵問題。不平衡傳輸線容易受到電磁干擾(
    的頭像 發(fā)表于 10-04 17:26 ?705次閱讀

    用邏輯驅動傳輸線

    電子發(fā)燒友網站提供《用邏輯驅動傳輸線.pdf》資料免費下載
    發(fā)表于 09-21 11:23 ?0次下載
    用邏輯驅動<b class='flag-5'>傳輸線</b>

    有損傳輸線及其特性介紹

    電子發(fā)燒友網站提供《有損傳輸線及其特性介紹.pdf》資料免費下載
    發(fā)表于 08-12 14:24 ?1次下載

    傳輸線的理論基礎

    電子發(fā)燒友網站提供《傳輸線的理論基礎.pdf》資料免費下載
    發(fā)表于 08-12 09:32 ?1次下載

    簡述光纖傳輸線路的基本組成

    光纖傳輸線路作為現(xiàn)代通信網絡的基石,其基本組成涵蓋了多個關鍵部分,共同協(xié)作以實現(xiàn)高效、穩(wěn)定的光信號傳輸。以下是對光纖傳輸線路基本組成的詳細描述,旨在全面解析其技術架構與工作原理。
    的頭像 發(fā)表于 08-09 15:15 ?1535次閱讀

    高速差分訊號傳輸理論

    差分信號的傳輸需要一對傳輸線來實現(xiàn),那么這對傳輸線又叫做差分對。能夠用單端傳輸線組成差分對的兩條傳輸線。和單端
    的頭像 發(fā)表于 08-08 08:27 ?1229次閱讀
    高速差分訊號<b class='flag-5'>傳輸</b>理論