亚洲av成人精品日韩一区,97久久久精品综合88久久,玩弄japan白嫩少妇hd,亚洲av片不卡无码久久,玩弄人妻少妇500系列

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

探討閃存特點及作為存儲介質面臨的挑戰(zhàn)

SSDFans ? 來源:未知 ? 作者:胡薇 ? 2018-07-25 11:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

閃存塊(Block)具有一定的壽命,不是長生不老的。前面提到,當一個閃存塊接近或者超出其最大擦寫次數(shù)時,可能導致存儲單元的永久性損傷,不能再使用。隨著閃存工藝不斷向前,這個擦寫次數(shù)也變得越來越小。

圖1-1 閃存損壞狀態(tài)

在閃存當中的存儲單元中,先天就有一些是壞掉的,或者說不穩(wěn)定的。并且隨著閃存的不斷使用,壞的存儲單元越來越多。所以,用戶寫入到閃存的數(shù)據(jù),必須有ECC糾錯碼保護,這樣即使其中的一些比特發(fā)生反轉,讀取的時候也能通過ECC糾正過來。一旦出錯的比特超過糾錯能力范圍,數(shù)據(jù)就丟失,對這樣的閃存塊,我們應該廢棄不再使用。

閃存先天有壞塊,也就是說有出廠壞塊。并且,用戶在使用的時候,也會新添壞塊,所以用戶在使用閃存的時候,必須有壞塊管理機制。

第二個問題是讀干擾(Read Disturb)。什么意思?從閃存讀取原理來看,當你讀取一個閃存頁(Page)的時候,閃存塊當中未被選取的閃存頁控制極都會加一個正電壓,以保證未被選中的MOS管是導通的。這樣問題就來了,頻繁的在一個MOS管控制極加正電壓,就可能導致電子被吸進浮柵極,形成輕微的寫,從而最終導致比特翻轉。但是,這個不是永久性損傷,重新擦除閃存塊還能正常使用。注意的是,讀干擾影響的是同一個閃存塊中的其它閃存頁,而非讀取的閃存頁本身。

圖1-2 讀干擾原理

第三個問題是寫干擾(Program Disturb)。除了讀干擾會導致比特翻轉,寫干擾也會導致比特翻轉。還是要回到閃存內部的寫原理上來。

圖1-3 寫干擾原理

我們寫一個閃存頁的時候,數(shù)據(jù)是0和1混合的。由于對擦除過的閃存塊,其所有的存儲單元初始值就是1,所以寫的時候,只有寫0的時候才真正需要寫。如圖3-48所示,方框里的單元是寫0,需要寫的,圓圈里的單元的代表寫1,并不需要寫操作。我們這里把方框里的單元稱之為Programmed Cells,圓圈里的單元叫Stressed Cells。寫某個閃存頁的時候,我們是在其 WordLine的控制極加一個正電壓(圖3-48是20V)。對于Programmed Cells所在的String,它是接地的;不需要寫的單元所在的String,它是接一正電壓(圖3-48為10V)。這樣最終產生的后果是,Stressed Cell也會被輕微寫。與讀干擾不同的是,寫干擾影響的不僅是同一個閃存塊當中的其它閃存頁,自身閃存頁也受影響。相同的是,都是不期望的輕微寫導致比特翻轉,都非永久性損傷,經(jīng)擦除后,閃存塊還能再次使用。

第四個問題是存儲單元之間的耦合影響(Cell-to-Cell interference)。前面提到,浮柵極閃存存儲電荷的是導體,因此存儲單元之間存在耦合電容,導致存儲單元內的電荷發(fā)生意外變化,最終導致數(shù)據(jù)讀取錯誤;

還有個問題是電荷泄漏。存儲在閃存存儲單元的電荷,如果長期不使用,會發(fā)生電荷泄漏。同樣是非永久性損傷,擦除后閃存塊還能使用。

上面說的這些,是所有閃存面臨的問題,包括SLC,MLC和TLC,這些問題的處理方法,在后面的FTL章節(jié)會進行介紹。不同商家的閃存,不同制成的閃存,以及2D/3D閃存,還有其特有的問題,用戶在使用時需要用固件克服或者緩解這些問題。

壽命

我們大家生活在人間,祖祖輩輩和周圍觀察到的生靈告訴我們一個道理:所有的人和生物都不能像神仙一樣長生不老。其實不只是生物,所有的存儲器件都是有壽命的。

圖1-4 SLC電壓分布(來源:Inside NAND Flash Memory)

我們再來看圖3-49這張0和1的分布圖,橫軸是電壓,縱軸是存儲單元的數(shù)量。0的區(qū)域表示被寫過的那些單元電壓分布區(qū)間,1的區(qū)域是被擦過的那些單元電壓分布區(qū)間。所以說,如果要正確地讀到數(shù)據(jù),0和1這兩個區(qū)間要盡量分割清楚,保證它們的主峰有足夠遠的距離。

除了0和1靠近之外,閾值電壓也不能太偏?;貞浺幌伦x數(shù)據(jù)的原理。

圖1-5 讀操作電壓示例

要讀的單元柵極加 0V電壓,這時擦過的晶體管閾值電壓是-Vt,導通,溝道有電流,Bitline端的傳感器能夠檢測到,讀到“1”。而經(jīng)過寫的晶體管閾值電壓是+Vt,不導通,溝道電流很小,讀為“0”。隨著擦寫次數(shù)的增加,會發(fā)生三種故障:

l 擦過的晶體管閾值電壓變大,從-Vt向0V靠近,這樣讀的時候溝道電流變小,傳感器檢測不到,讀出錯。

l 寫過的晶體管閾值電壓變小,從+Vt向0V靠近,有可能會被誤檢測為擦過的狀態(tài)。

l 寫過的晶體管閾值電壓變大(如圖3-50,>5V,即使控制極加5V電壓,它也是截止的),有可能在其他的單元讀的時候,把整個Bitline都給關了,一個死蒼蠅害了一鍋粥。

浮柵晶體管對浮柵極下面的絕緣層(Tunnel氧化物)很敏感,該氧化物厚度變?。ㄖ瞥滩粩鄿p小導致的)或者老化(Degradation,擦寫次數(shù)多了)對浮柵極里面的電荷影響大。我們之前介紹了Charge Trap晶體管,其實隨著擦寫次數(shù)增多,浮柵晶體管的氧化層漸漸老化,產生不少Charge Trap,這些陷阱會吃掉電子。導致寫之后,進入浮柵的電子數(shù)量會減少,最終的結局就是0和1兩個區(qū)間不斷靠近。

如圖,上面是寫后的閾值電壓,下面是擦除后的閾值電壓,很明顯,擦除后的閾值電壓在擦很多次之后顯著變高。所以,一般擦除之后會做校驗,方法是把所有的Wordline設為0V,再去檢測每個Bitline的電流。如果某個Bitline電流是0,就意味著有個單元的擦除閾值電壓接近0V,導致晶體管關斷。所以這個閃存塊應該標為壞塊。

圖1-6 閾值電壓變化圖(來源:Inside NAND Flash Memory)

了解了閃存壽命的原理之后,我們再來看看固態(tài)硬盤設計實踐中怎么解決這個問題。一般有以下方法:

Wear Leveling:通過磨損平衡算法,讓所有的閃存塊均衡擦寫,避免少數(shù)閃存塊先掛掉,導致固態(tài)硬盤容量下降。

降低寫放大:寫放大越低,固態(tài)硬盤的磨損速度越慢。

用更好的糾錯算法:糾錯能力更強,容許的出錯率更高,可以延長使用壽命。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 閃存
    +關注

    關注

    16

    文章

    1845

    瀏覽量

    115974
  • 存儲
    +關注

    關注

    13

    文章

    4532

    瀏覽量

    87452

原文標題:閃存存在的問題

文章出處:【微信號:SSDFans,微信公眾號:SSDFans】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    什么是閃存控制器架構?

    分析閃存控制器的架構,首先得了解SSD。一般來說SSD的存儲介質分為兩種,一種是采用閃存(Flash芯片)作為
    發(fā)表于 09-27 07:12

    多點綜合技術面臨什么挑戰(zhàn)?

    隨著設計復雜性增加,傳統(tǒng)的綜合方法面臨越來越大的挑戰(zhàn)。為此,Synplicity公司開發(fā)了同時適用于FPGA或 ASIC設計的多點綜合技術,它集成了“自上而下”與“自下而上”綜合方法的優(yōu)勢,能提供高結果質量和高生產率,同時削減存儲
    發(fā)表于 10-17 06:29

    遠程檢測應用面臨的主要挑戰(zhàn)是什么?有什么解決方案嗎?

    本文探討了遠程檢測應用面臨的主要挑戰(zhàn),并提出了一種利用ADL5380、ADA4940-2 和AD7903 接收器子系統(tǒng)的新型解決方案,該方案可以精確、可靠地測量材料內容。
    發(fā)表于 04-30 06:13

    測試高速串行總線面臨哪些挑戰(zhàn)?如何應對這些測試挑戰(zhàn)?

    高速串行總線的特點是什么?測試高速串行總線面臨哪些挑戰(zhàn)?如何應對這些測試挑戰(zhàn)
    發(fā)表于 05-10 07:00

    磁盤、內存、閃存、緩存等物理存儲介質的區(qū)別在哪

    磁盤、內存、閃存、緩存等物理存儲介質的區(qū)別計算機系統(tǒng)中存在多種物理存儲介質,比較有代表性的有以下幾種介質
    發(fā)表于 07-22 08:10

    探討AI芯片設計和開發(fā)的6個挑戰(zhàn)

    AI實現(xiàn)的特點有哪些?AI芯片設計和開發(fā)面臨哪些挑戰(zhàn)?
    發(fā)表于 11-02 09:19

    存儲介質的類型有哪些?

    存儲設備已經(jīng)成為許多嵌入式應用中不可缺少的組成部分。要選擇最優(yōu)的存儲介質,需要考慮應用的具體需求。嵌入式應用中最常用的存儲介質包括NOR F
    發(fā)表于 05-18 14:13

    U盤及微硬盤的存儲介質

    U盤及微硬盤的存儲介質           一、閃存   Flash Memory,即閃存
    發(fā)表于 01-09 14:48 ?1714次閱讀

    閃存產業(yè)的技術開發(fā)挑戰(zhàn)與發(fā)展趨勢

    存儲行業(yè)面臨的最大挑戰(zhàn)將是技術開發(fā),尤其是NAND閃存的技術開發(fā)。
    發(fā)表于 01-12 10:12 ?515次閱讀

    共同探討哪些因素正在加速移動設備制造商在內存和存儲方面面臨挑戰(zhàn)

    美光科技移動產品事業(yè)部市場營銷副總裁 Gino Skulick 于近日接受EECatalog的采訪,探討哪些因素正在加速移動設備制造商在內存和存儲方面面臨挑戰(zhàn)。
    的頭像 發(fā)表于 09-25 07:06 ?4058次閱讀

    SCM將取代閃存成為首選的高速存儲介質

    存儲級內存(SCM)這種RAM能夠像NAND閃存那樣保保存其內容,但兼具DRAM的速度,最終將會取代閃存成為首選的高速存儲介質。
    的頭像 發(fā)表于 02-11 09:02 ?4648次閱讀

    DRAM和NAND技術的發(fā)展和面臨挑戰(zhàn)

    半導體存儲器已經(jīng)得到了廣泛的應用,其中DRAM和SRAM是兩種常見形態(tài)的存儲器。DRAM的特點是需要定時刷新,才可以保存數(shù)據(jù),SRAM只要存入數(shù)據(jù)了,不刷新也不會丟掉數(shù)據(jù)。DRAM和SRAM各有各的優(yōu)勢及不足,本文
    發(fā)表于 07-22 14:04 ?1950次閱讀

    傳統(tǒng)混合存儲解決方案面臨許多挑戰(zhàn)

    從2008年將SLC存儲介質引入EMC DMX開始,向全閃存存儲過渡約有十年的時間。存儲供應商一直熱衷于采用全
    的頭像 發(fā)表于 11-25 10:45 ?2061次閱讀

    浪潮存儲:新數(shù)據(jù)時代整體面臨的三大挑戰(zhàn)

    新數(shù)據(jù)時代整體面臨的三大挑戰(zhàn)。 新時代的三大挑戰(zhàn) 挑戰(zhàn)1 數(shù)據(jù)成為生產要素 新數(shù)據(jù)時代,數(shù)據(jù)應用已經(jīng)滲透到了經(jīng)濟社會各個領域,數(shù)據(jù)已成為核心生產要素,成為與勞動力、資本、土地和技術并駕
    的頭像 發(fā)表于 08-23 14:23 ?3608次閱讀

    ExaGrid的未來計劃中沒有閃存介質

    ExaGrid 生產基于磁盤的專用備份設備,其首席執(zhí)行官告訴我們,他認為沒有必要轉向閃存介質。 我們建議 ExaGrid 可以添加 SSD 前端,作為對Pure Storage、StorOne
    的頭像 發(fā)表于 04-20 11:38 ?1894次閱讀