亚洲av成人精品日韩一区,97久久久精品综合88久久,玩弄japan白嫩少妇hd,亚洲av片不卡无码久久,玩弄人妻少妇500系列

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence發(fā)布Cadence Sigrity 2018版本,可幫助設(shè)計(jì)團(tuán)隊(duì)進(jìn)一步縮短PCB設(shè)計(jì)周期

半導(dǎo)體動態(tài) ? 來源:網(wǎng)絡(luò)整理 ? 作者:工程師吳畏 ? 2018-07-25 17:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

美國Cadence公司近日宣布發(fā)布Cadence Sigrity 2018版本,該版本包含最新的3D解決方案,幫助PCB設(shè)計(jì)團(tuán)隊(duì)縮短設(shè)計(jì)周期的同時(shí)實(shí)現(xiàn)設(shè)計(jì)成本和性能的最優(yōu)化。 獨(dú)有的3D設(shè)計(jì)及分析環(huán)境,完美集成了Sigrity工具與CadenceAllegro技術(shù),較之于當(dāng)前市場上依賴于第三方建模工具的產(chǎn)品,Sigrity 2018版本可提供效率更高、出錯(cuò)率更低的解決方案,大幅度縮短設(shè)計(jì)周期的同時(shí)、降低設(shè)計(jì)失誤風(fēng)險(xiǎn)。 此外,全新的3D Workbench解決方案彌補(bǔ)了機(jī)械電氣領(lǐng)域之間的隔閡,產(chǎn)品開發(fā)團(tuán)隊(duì)自此能夠?qū)崿F(xiàn)跨多板信號的快速精準(zhǔn)分析。

由于大量高速信號會穿越PCB邊界,因此有效的信號完整性分析必須包括信號源、目標(biāo)芯片、中間互連、以及包含連接器、電纜、插座等其它機(jī)械結(jié)構(gòu)在內(nèi)的返回路徑分析。傳統(tǒng)的分析技術(shù)為每個(gè)互連器件應(yīng)用單獨(dú)的模型后,再將這些模型在電路仿真工具中級聯(lián)在一起,然而,由于3D分開建模的特性,從PCB到連接器的轉(zhuǎn)換過程極易出錯(cuò)。此外,由于3D分開建模很可能產(chǎn)生信號完整性問題,在高速設(shè)計(jì)中,設(shè)計(jì)人員也希望從連接器到PCB、或是插座到PCB的轉(zhuǎn)換過程可以得到優(yōu)化。

全球PCB 打樣服務(wù)商捷多邦了解到,Sigrity 2018最新版可幫助設(shè)計(jì)人員全面了解其系統(tǒng),并將設(shè)計(jì)及分析擴(kuò)展應(yīng)用到影響高速互連優(yōu)化的方方面面:不僅包括封裝和電路板,還包括連接器和電纜領(lǐng)域。集成的3D設(shè)計(jì)及分析環(huán)境使PCB設(shè)計(jì)團(tuán)隊(duì)能夠在Sigrity工具中實(shí)現(xiàn)PCB和IC封裝高速互連的優(yōu)化,然后在Allegro PCB、Allegro Package Designer或Allegro SiP Layout中自動執(zhí)行已優(yōu)化的PCB和IC封裝互連,無需進(jìn)行重新繪制。而直至今日,優(yōu)化結(jié)果導(dǎo)回設(shè)計(jì)軟件的流程始終是一項(xiàng)容易出錯(cuò)、需要仔細(xì)驗(yàn)證的手動工作。通過自動化該流程,Sigrity 2018最新版能夠降低設(shè)計(jì)出錯(cuò)風(fēng)險(xiǎn),免去設(shè)計(jì)人員花費(fèi)數(shù)小時(shí)重新繪制和重新編輯工作的時(shí)間,更能避免在原型送到實(shí)驗(yàn)室之后才發(fā)現(xiàn)錯(cuò)誤而浪費(fèi)掉數(shù)天的時(shí)間。這不僅大大減少了原型迭代次數(shù),更通過避免設(shè)計(jì)返工和設(shè)計(jì)延期而為設(shè)計(jì)項(xiàng)目節(jié)省大量的資金。

捷多邦獲悉,Sigrity 2018最新版中的全新3D Workbench解決方案橋接了機(jī)械器件和PCB、IC封裝的電子設(shè)計(jì),從而將連接器、電纜、插座和PCB跳線作為同一模型,而無需再對板上的任何布線進(jìn)行重復(fù)計(jì)算。 對互聯(lián)模型實(shí)施分段處理,在信號更具2D特性且可預(yù)測的位置進(jìn)行切斷。通過僅在必要時(shí)執(zhí)行3D提取、對其余結(jié)構(gòu)則進(jìn)行快速精準(zhǔn)的2D混合求解器提取、再將所有互聯(lián)模型重新拼接起來的方式,設(shè)計(jì)人員可實(shí)現(xiàn)跨多板信號的高效精確的端到端通道分析。

此外,據(jù)捷多邦了解,Sigrity 2018最新版為場求解器(如Sigrity PowerSI技術(shù))提供了Rigid-Flex技術(shù)支持,可對經(jīng)過剛性PCB材料到柔性材料的高速信號進(jìn)行穩(wěn)健的信號分析。設(shè)計(jì)Rigid-Flex產(chǎn)品的團(tuán)隊(duì)現(xiàn)在可以運(yùn)用以往僅限于剛性PCB設(shè)計(jì)的技術(shù),在PCB制造和材料工藝不斷發(fā)展的同時(shí),開創(chuàng)分析實(shí)踐的可持續(xù)性。

“在Lite-On,我們的存儲器業(yè)務(wù)組(SBG)專注于固態(tài)磁盤企業(yè)數(shù)據(jù)中心的產(chǎn)品設(shè)計(jì)。 在極其密集的設(shè)計(jì)中考慮信號和電源的完整性問題變得越發(fā)重要,”Lite-On SBG研發(fā)主管Andy Hsu表示:“為了增強(qiáng)2D layout和3D連接器結(jié)構(gòu)的集成,Lite-On SBG采用了包括Sigrity PowerSI 3D-EM和Sigrity 3D Workbench在內(nèi)的Cadence 3D解決方案,該方案可支持無縫使用Cadence Allegro layout和Sigrity提取工具,從而顯著縮短了我們的設(shè)計(jì)周期。 我們的工程師因此可以實(shí)現(xiàn)更加精準(zhǔn)高效的仿真,并設(shè)計(jì)出以客戶需求為導(dǎo)向的產(chǎn)品?!?/p>

“Sigrity 2018最新版通過緊密集成Cadence多個(gè)產(chǎn)品團(tuán)隊(duì)的技術(shù),向前邁進(jìn)了一大步,” Cadence公司資深副總裁兼定制IC和 PCB事業(yè)部總經(jīng)理Tom Beckley表示:“通過整合Allegro和Sigrity團(tuán)隊(duì)的3D技術(shù),我們不斷完善客戶的系統(tǒng)設(shè)計(jì)體驗(yàn),幫助客戶采取更全面的方法實(shí)現(xiàn)產(chǎn)品優(yōu)化,不僅包括芯片、封裝和電路板的優(yōu)化,更包括機(jī)械結(jié)構(gòu)的優(yōu)化?!?br />
注明:本文來自Cadence稿件

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23489

    瀏覽量

    409668
  • Cadence
    +關(guān)注

    關(guān)注

    67

    文章

    975

    瀏覽量

    144400
  • IC封裝
    +關(guān)注

    關(guān)注

    4

    文章

    188

    瀏覽量

    27237
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    匠芯創(chuàng)發(fā)布新版GUI開發(fā)工具 新增多國語言設(shè)置等功能

    。此次版本更新,為用戶帶來了諸多實(shí)用的新功能,進(jìn)一步提升了設(shè)計(jì)體驗(yàn)和開發(fā)效率。 在V1.3.0版本中,AiUIBuilder新增了 多國語言切換功能,支持設(shè)計(jì)界面顯示刻度尺,拖動控件與相鄰控件對齊???/div>
    發(fā)表于 07-16 13:54

    Cadence推出Cerebrus AI Studio

    為了滿足高復(fù)雜度半導(dǎo)體芯片設(shè)計(jì)中面臨的時(shí)間節(jié)點(diǎn)緊迫、設(shè)計(jì)目標(biāo)極具挑戰(zhàn)性以及設(shè)計(jì)專家短缺等諸多挑戰(zhàn),Cadence 推出 Cadence Cerebrus AI Studio。這是業(yè)界首個(gè)支持代理式 AI 的多模塊、多用戶設(shè)計(jì)平臺,將系統(tǒng)級芯片(SoC)的上市時(shí)間
    的頭像 發(fā)表于 07-07 16:12 ?243次閱讀

    借助Cadence工具簡化PCB設(shè)計(jì)流程

    本文中,Priya 和 Gopi 分享了如何使用集成到 Allegro X Design 平臺的 Sigrity X Aurora PCB Analysis 來縮短 PCB 設(shè)計(jì)
    的頭像 發(fā)表于 07-01 14:34 ?954次閱讀

    作為硬件工程師,你用那款PCB 設(shè)計(jì)軟件?超全EDA工具整理!

    分析,適合中大型團(tuán)隊(duì)。 優(yōu)點(diǎn): 提供AI驅(qū)動自動化,縮短設(shè)計(jì)周期。 支持按需擴(kuò)展功能(如剛?cè)峤Y(jié)合板設(shè)計(jì))。 缺點(diǎn): 高端功能需額外付費(fèi)。 適用場景:中小團(tuán)隊(duì)快速迭代或復(fù)雜系統(tǒng)設(shè)計(jì)
    發(fā)表于 05-23 13:42

    Cadence SPB OrCAD Allegro22.1安裝包

    包括了Capture原理圖設(shè)計(jì)、PSpice仿真、Alelgro PCB Editor及PCB SI組件?系統(tǒng)需求Cadence SPB 22.1 的安裝包不再支持Windows 7 以及
    發(fā)表于 05-22 16:50 ?3次下載

    Cadence SPB OrCAD Allegro24.1安裝包

    包括電路設(shè)計(jì)、仿真分析、PCB布線以及封裝技術(shù)等多種應(yīng)用,Cadence 已于2024年9月份發(fā)布了最新的Cadence SPB OrCAD X and Allegro X v24.1
    發(fā)表于 05-22 16:45 ?6次下載

    深度操作系統(tǒng)deepin 23.1版本上線

    為優(yōu)化系統(tǒng)更新體驗(yàn)并提升穩(wěn)定性,deepin 團(tuán)隊(duì)發(fā)布 deepin 23.1 版本。此版本聚焦于解決基礎(chǔ)組件更新后的安裝效率問題,大幅提升新用戶安裝體驗(yàn),同時(shí)集成多項(xiàng)功能優(yōu)化與問題修
    的頭像 發(fā)表于 04-17 15:16 ?663次閱讀

    迅為2K0300開發(fā)板進(jìn)一步刨析,打造HMI體機(jī)產(chǎn)品的靈活優(yōu)勢

    迅為2K0300開發(fā)板進(jìn)一步刨析,打造HMI體機(jī)產(chǎn)品的靈活優(yōu)勢
    的頭像 發(fā)表于 02-26 13:58 ?620次閱讀
    迅為2K0300開發(fā)板<b class='flag-5'>進(jìn)一步</b>刨析,打造HMI<b class='flag-5'>一</b>體機(jī)產(chǎn)品的靈活優(yōu)勢

    Cadence Verisium Debug:統(tǒng)調(diào)試平臺,加速SoC設(shè)計(jì)

    調(diào)試,旨在幫助用戶顯著縮短調(diào)試周期。 Verisium Debug不僅提供了常用的調(diào)試功能,還引入了高級特性,以滿足不同設(shè)計(jì)階段的需求。其中,基于Python的接口API尤為突出,它允許用戶根據(jù)特定需求自定義函數(shù),從而增強(qiáng)調(diào)試的
    的頭像 發(fā)表于 02-17 11:10 ?748次閱讀

    Cadence宣布收購Secure-IC

    的嵌入式安全 IP 產(chǎn)品組合、安全解決方案、安全評估工具及服務(wù)與 Cadence 高度互補(bǔ),補(bǔ)足 Cadence 快速擴(kuò)張的尖端、經(jīng)過流片驗(yàn)證的 IP 產(chǎn)品組合,包括接口、內(nèi)存、AI/ML 和 DSP 解決方案。
    的頭像 發(fā)表于 01-24 09:18 ?904次閱讀

    cadence allegro orcad各版本軟件下載鏈接分享

    851825 Cadence Allegro and OrCAD 2022 https://pan.quark.cn/s/923a58670d69 cadence 16.6補(bǔ)丁 https
    發(fā)表于 10-18 13:51

    英特爾將進(jìn)一步分離芯片制造和設(shè)計(jì)業(yè)務(wù)

    面對公司成立50年來最為嚴(yán)峻的挑戰(zhàn),英特爾宣布了項(xiàng)重大戰(zhàn)略調(diào)整,旨在通過進(jìn)一步分離芯片制造與設(shè)計(jì)業(yè)務(wù),重塑競爭力。這決策標(biāo)志著英特爾在應(yīng)對行業(yè)變革中的堅(jiān)定步伐。
    的頭像 發(fā)表于 09-19 16:48 ?608次閱讀

    通過展頻進(jìn)一步優(yōu)化EMI

    電子發(fā)燒友網(wǎng)站提供《通過展頻進(jìn)一步優(yōu)化EMI.pdf》資料免費(fèi)下載
    發(fā)表于 09-04 09:32 ?1次下載
    通過展頻<b class='flag-5'>進(jìn)一步</b>優(yōu)化EMI

    如何將Cadence capture原理圖轉(zhuǎn)換?#原理圖設(shè)計(jì)#Cadence轉(zhuǎn)換#EDA

    Cadenceeda
    上海弘快科技有限公司
    發(fā)布于 :2024年08月15日 11:56:20

    iPhone 15在美國市場需求進(jìn)一步減弱

    7月19日,國際媒體披露了市場研究機(jī)構(gòu)CIRP的最新報(bào)告,揭示了iPhone 15系列在美國市場的受歡迎程度相較于前代iPhone 14系列有所下滑。這趨勢在CIRP最新發(fā)布的第二季度數(shù)據(jù)中得到了進(jìn)一步印證,顯示iPhone
    的頭像 發(fā)表于 07-19 16:11 ?956次閱讀