亚洲av成人精品日韩一区,97久久久精品综合88久久,玩弄japan白嫩少妇hd,亚洲av片不卡无码久久,玩弄人妻少妇500系列

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

XDC約束技巧之I/O篇(下)

FPGA算法工程師 ? 來(lái)源:FPGA算法工程師 ? 2023-04-10 11:00 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

繼《XDC 約束技巧之 I/O 篇(上)》詳細(xì)描述了如何設(shè)置 Input 接口 約束后,我們接著來(lái)聊聊怎樣設(shè)置 Output 接口約束,并分析 UCF 與 XDC 在接口約束上的區(qū)別。

Output 接口類型和約束

FPGA 做 Output 的接口時(shí)序同樣也可以分為系統(tǒng)同步與源同步。在設(shè)置 XDC 約束時(shí),總體思路與 Input 類似,只是換成要考慮下游器件的時(shí)序模型。另外,在源同步接口中,定義接口約束之前,需要用 create_generated_clock 先定義送出的隨路時(shí)鐘

系統(tǒng)同步接口

與 Input 的系統(tǒng)同步接口一樣,F(xiàn)PGA 做 Output 接口的系統(tǒng)同步設(shè) 計(jì),芯片間只傳遞數(shù)據(jù)信號(hào),時(shí)鐘信號(hào)的同步完全依靠板級(jí)設(shè)計(jì)來(lái)對(duì)齊。 所以設(shè)置約束時(shí)候要考慮的僅僅是下游器件的 Tsu/Th 和數(shù)據(jù)在板級(jí)的延時(shí)。

92570654-d68c-11ed-bfe3-dac502259ad0.png

上圖是一個(gè) SDR 上升沿采樣系統(tǒng)同步接口的 Output 約束示例。其 中,-max 后的數(shù)值是板級(jí)延時(shí)的最大值與下游器件的 Tsu 相加而得出, -min 后的數(shù)值則是板級(jí)延時(shí)的最小值減去下游器件的 Th 而來(lái)。

源同步接口

與源同步接口的 Input 約束設(shè)置類似,F(xiàn)PGA 做源同步接口的 Output 也有兩種方法可以設(shè)置約束。

方法一我們稱作 Setup/Hold Based Method,與上述系統(tǒng)同步接口的設(shè)置思路基本一致,僅需要了解下游器件用來(lái)鎖存數(shù)據(jù)的觸發(fā)器的 Tsu 與 Th 值與系統(tǒng)板級(jí)的延時(shí)便可以設(shè)置。方法二稱作 Skew Based Method, 此時(shí)需要了解 FPGA 送出的數(shù)據(jù)相對(duì)于時(shí)鐘沿的關(guān)系,根據(jù) Skew 的大小和時(shí)鐘頻率來(lái)計(jì)算如何設(shè)置 Output 約束。

具體約束時(shí)可以根據(jù)不同的已知條件,選用不同的約束方式。一般而言,F(xiàn)PGA 作為輸出接口時(shí),數(shù)據(jù)相對(duì)時(shí)鐘的 Skew 關(guān)系是已知條件(或者說(shuō),把同步數(shù)據(jù)相對(duì)于時(shí)鐘沿的 Skew 限定在一定范圍內(nèi)是設(shè)計(jì)源同步接口的目標(biāo)),所以方法二更常見。

Vivado IDE 的 LanguageTemplates 中關(guān)于源同步輸出接口的 XDC 約束模板包含了以上兩種方式的設(shè)置方法。

方法一 Setup/Hold Based Method

Setup/Hold Based Method 的計(jì)算公式如下,可以看出其跟系統(tǒng)同步輸出接口的設(shè)置方法完全一樣。如果換成 DDR 方式,則可參考上一篇 I/O 約束方法中關(guān)于 Input 源同步 DDR 接口的約束,用兩個(gè)可選項(xiàng) -clock_fall 與 -add_delay 來(lái)添加針對(duì)時(shí)鐘下降沿的約束值。

9290e07c-d68c-11ed-bfe3-dac502259ad0.png

如果板級(jí)延時(shí)的最小值(在源同步接口中,因?yàn)闀r(shí)鐘與信號(hào)同步傳遞,所以板級(jí)延時(shí)常??梢砸曌鳛?0)小于接收端寄存器的 Th,這樣計(jì)算出的結(jié)果就會(huì)在 -min 后出現(xiàn)負(fù)數(shù)值,很多時(shí)候會(huì)讓人誤以為設(shè)置錯(cuò)誤。其實(shí)這里的負(fù)數(shù)并不表示負(fù)的延遲,而代表最小的延遲情況下,數(shù)據(jù)是在時(shí)鐘采樣沿之后才有效。同樣的,-max 后的正數(shù),表示最大的延遲情況下,數(shù)據(jù)是在時(shí)鐘采樣沿之前就有效了。

這便是接口約束中最容易混淆的地方,請(qǐng)一定牢記 set_output_delay 中 -max/-min 的定義,即時(shí)鐘采樣沿到達(dá)之前最大與最小的數(shù)據(jù)有效窗口。

如果我們?cè)诩埳袭嬕幌陆邮斩说牟ㄐ螆D,就會(huì)很容易理解:用于 setup 分析的 -max 之后跟著正數(shù),表示 數(shù)據(jù)在時(shí)鐘采樣沿之前就到達(dá),而用于 hold 分析的 -min 之后跟著負(fù)數(shù),表示數(shù)據(jù)在時(shí)鐘采樣沿之后還保持了一段時(shí)間。只有這樣才能滿足接收端用于鎖存接口數(shù)據(jù)的觸發(fā)器的 Tsu 和 Th 要求。

92ad5e14-d68c-11ed-bfe3-dac502259ad0.png

方法二 Skew Based Method

為了把同步數(shù)據(jù)相對(duì)于時(shí)鐘沿的 Skew 限定在一定范圍內(nèi),我們可以基于 Skew 的大小來(lái)設(shè)置源同步輸出接口的約束。此時(shí)可以不考慮下游采樣器件的 Tsu 與 Th 值。

92e4e906-d68c-11ed-bfe3-dac502259ad0.png

我們可以通過(guò)波形圖來(lái)再次驗(yàn)證 set_output_delay 中 -max/-min 的定義,即時(shí)鐘采樣沿到達(dá)之前最大與最小的數(shù)據(jù)有效窗口。

9305be88-d68c-11ed-bfe3-dac502259ad0.png

DDR 接口的約束設(shè)置

DDR 接口的約束稍許復(fù)雜,需要將上升沿和下降沿分別考慮和約束,以下以源同步接口為例,分別就 Setup/Hold Based 方法和 Skew Based 方法舉例。

方法一 Setup/Hold Based Metho

9330ecde-d68c-11ed-bfe3-dac502259ad0.png

已知條件如下:

時(shí)鐘信號(hào) src_sync_ddr_clk 的頻率: 100 MHz

隨路送出的時(shí)鐘 src_sync_ddr_clk_out 的頻率: 100 MHz

數(shù)據(jù)總線: src_sync_ddr_dout[3:0]

接收端的上升沿建立時(shí)間要求 ( tsu_r ) : 0.7 ns

接收端的上升沿保持時(shí)間要求 (thd_r ) : 0.3 ns

接收端的下降沿建立時(shí)間要求 (tsu_f) : 0.6 ns

接收端的下降沿保持時(shí)間要求 (thd_f ) : 0.4 ns

板級(jí)走線延時(shí):0 ns

可以這樣計(jì)算輸出接口約束:已知條件包含接收端上升沿和下降沿的建立與保持時(shí)間要求,所以可以分別獨(dú)立計(jì)算。上升沿采樣數(shù)據(jù)的 -max 是板級(jí)延時(shí)的最大值加上接收端的上升沿建立時(shí)間要求(tsu_r),對(duì)應(yīng)的 -min 就應(yīng)該是板級(jí)延時(shí)的最小值減去接收端的上升沿保持時(shí)間要求(thd_r);下降沿采樣數(shù)據(jù)的 -max 是板級(jí)延時(shí)的最大值加上接收端的下降沿建立時(shí)間要求(tsu_f),對(duì)應(yīng)的-min 就應(yīng)該是板級(jí)延時(shí)的最小值減去接收端的下降沿保持時(shí)間要求(thd_f)。所以最終寫入 XDC 的 Output 約束應(yīng)該如下所示:

93418e5e-d68c-11ed-bfe3-dac502259ad0.png

方法二 Skew Based Method

93551fc8-d68c-11ed-bfe3-dac502259ad0.png

已知條件如下:

時(shí)鐘信號(hào) src_sync_ddr_clk 的頻率: 100 MHz

隨路送出的時(shí)鐘 src_sync_ddr_clk_out 的頻率: 100 MHz

數(shù)據(jù)總線: src_sync_ddr_dout[3:0]

上升沿之前的數(shù)據(jù) skew ( bre_skew ) : 0.4 ns

上升沿之后的數(shù)據(jù) skew ( are_skew ) : 0.6 ns

下降沿之前的數(shù)據(jù) skew ( bfe_skew ) : 0.7 ns

下降沿之后的數(shù)據(jù) skew ( afe_skew ) : 0.2 ns

可以這樣計(jì)算輸出接口約束:時(shí)鐘的周期是 10ns,因?yàn)槭?DDR 方式,所以數(shù)據(jù)實(shí)際的采樣周期是時(shí)鐘周期的一半;上升沿采樣的數(shù)據(jù)的 -max 應(yīng)該是采樣周期減去這個(gè)數(shù)據(jù)的發(fā)送沿(下降沿)之后的數(shù)據(jù) skew 即 afe_skew,而對(duì)應(yīng)的-min 就應(yīng)該是上升沿之前的數(shù)據(jù) skew 值bre_skew ;同理,下降沿采樣數(shù)據(jù)的 -max 應(yīng)該是采樣周期減去這個(gè)數(shù)據(jù)的發(fā)送沿(上升沿)之后的數(shù)據(jù) skew 值 are_skew,而對(duì)應(yīng)的-min 就應(yīng)該是下 降沿之前的數(shù)據(jù) skew 值 bfe_skew 。

所以最終寫入 XDC 的 Output 約束應(yīng)該如下所示:

93665f36-d68c-11ed-bfe3-dac502259ad0.png

對(duì)以上兩種方法稍作總結(jié),就會(huì)發(fā)現(xiàn)在設(shè)置 DDR 源同步輸出接口時(shí),送出的數(shù)據(jù)是中心對(duì)齊的情況下,用 Setup/Hold Based 方法來(lái)寫約束比較容易,而如果是邊沿對(duì)齊的情況,則推薦使用 SkewBased 方法來(lái)寫約束。

在 Vivado 中設(shè)置接口約束

FPGA 的接口約束種類多變,遠(yuǎn)非一篇短文可以完全覆蓋。在具體設(shè)計(jì)中,建議用戶參照 Vivado IDE 的 Language Templates 。其中關(guān)于接口約束的例子有很多,而且也是按照本文所述的各種分類方法分別列出。

具體使用時(shí),可以在列表中找到對(duì)應(yīng)的接口類型,按照模板所示調(diào)整成自己設(shè)計(jì)中的數(shù)據(jù),然后可以方便地計(jì)算出實(shí)際的約束值,并應(yīng)用到 FPGA 工程中去。

93a8b1e2-d68c-11ed-bfe3-dac502259ad0.png

自 2014.1 版開始,Vivado 還提供一個(gè) Constraints Wizard 可供用戶使用。只需打開綜合后的設(shè)計(jì),然后啟動(dòng) Wizard,工具便可以根據(jù)讀到的網(wǎng)表和設(shè)計(jì)中已有的 XDC 時(shí)序約束(也可以任何約束都不加而開始用 Wizard)一步步指引用戶如何添加 Timing 約束,包括時(shí)鐘、I/O 以及時(shí)序例外約束等等。

Constraints Wizard 的調(diào)出方法和界面如下圖所示。

941e9790-d68c-11ed-bfe3-dac502259ad0.png

UCF 與 XDC 的區(qū)別

《XDC 約束技巧》開篇描述 XDC 基礎(chǔ)語(yǔ)法時(shí)候曾經(jīng)提到過(guò)設(shè)置接口約束時(shí) UCF 與 XDC 的區(qū)別,簡(jiǎn)單來(lái)講,UCF 是原生的 FPGA 約束,所以分析問(wèn)題的視角是 FPGA 本身,而 XDC 則是從系統(tǒng)設(shè)計(jì)的全局角度來(lái)分析和設(shè)置接口約束。

以最基礎(chǔ)的 SDR 系統(tǒng)同步接口來(lái)舉例。輸入側(cè)的設(shè)置,UCF 用的是 OFFSET = IN,而 XDC 則是 set_input_delay 。

943aad9a-d68c-11ed-bfe3-dac502259ad0.png

輸出側(cè)的設(shè)置,UCF 用的是 OFFSET =OUT,而 XDC 則是 set_output_delay 。

9455c63e-d68c-11ed-bfe3-dac502259ad0.png

如果需要從舊設(shè)計(jì)的 UCF 約束轉(zhuǎn)到 XDC 約束,可以參考上述例子。以一個(gè)采樣周期來(lái)看,UCF 中與 XDC 中設(shè)置的接口約束值加起來(lái)正好等于一個(gè)周期的值。

小結(jié)

這一系列《XDC 約束技巧》的文章至此暫時(shí)告一段落。其實(shí)讀懂了這幾篇涵蓋了時(shí)鐘、CDC 以及接口約束的短文,基本上已經(jīng)足夠應(yīng)對(duì)絕大多數(shù)的 FPGA 設(shè)計(jì)約束問(wèn)題。當(dāng)然在這么短小的篇幅內(nèi),很多問(wèn)題都無(wú)法更加深入地展開,所以也提醒讀者,需要關(guān)注文中推薦的各類 Xilinx 官方文檔,以及 Vivado 本身自帶的幫助功能與模板。

希望各位能從本文中吸取經(jīng)驗(yàn),少走彎路,盡快地成為 Vivado 和 XDC 的資深用戶,也希望本文能真正為您的設(shè)計(jì)添磚加瓦,達(dá)到事半功倍的效果。

審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9002

    瀏覽量

    153737
  • 信號(hào)
    +關(guān)注

    關(guān)注

    11

    文章

    2852

    瀏覽量

    78280
  • 時(shí)序
    +關(guān)注

    關(guān)注

    5

    文章

    398

    瀏覽量

    37951
  • 約束
    +關(guān)注

    關(guān)注

    0

    文章

    82

    瀏覽量

    12969
  • xdc
    xdc
    +關(guān)注

    關(guān)注

    1

    文章

    24

    瀏覽量

    6046

原文標(biāo)題:XDC約束技巧之I/O篇(下)

文章出處:【微信號(hào):FPGA算法工程師,微信公眾號(hào):FPGA算法工程師】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    RT-Thread記錄(十五、I/O 設(shè)備模型SPI設(shè)備)

    本文學(xué)習(xí)一I/O 設(shè)備模型SPI設(shè)備使用,I/O 設(shè)備模型
    的頭像 發(fā)表于 07-04 15:46 ?4761次閱讀
    RT-Thread記錄(十五、<b class='flag-5'>I</b>/<b class='flag-5'>O</b> 設(shè)備模型<b class='flag-5'>之</b>SPI設(shè)備)

    物理約束實(shí)踐:I/O約束

    I/O約束I/O Constraints)包括I/O
    的頭像 發(fā)表于 11-18 16:42 ?1696次閱讀
    物理<b class='flag-5'>約束</b>實(shí)踐:<b class='flag-5'>I</b>/<b class='flag-5'>O</b><b class='flag-5'>約束</b>

    XDC約束如何設(shè)計(jì)

    IDDR和IOB FF僅由我設(shè)計(jì)中的同一IOB中的IBUF驅(qū)動(dòng)。我的代碼:IOBUF iobuf_iodata(.I(iodata_mux), .IO(iodata),// PAD .O
    發(fā)表于 11-13 14:28

    FPGA使用RGMII接口的88E1512搭建網(wǎng)絡(luò)通信系統(tǒng)

    |EthernetFMC6.ALTERAAN477:DesigningRGMIIInterfaceswithFPGAsandHardCopyASICs7.米聯(lián)客ESFP1512以太網(wǎng)SFP光電卡教程8.Vivado使用誤區(qū)與進(jìn)階——XDC約束技巧
    發(fā)表于 07-07 08:30

    FPGA設(shè)計(jì)約束技巧XDC約束I/O (上)

    從UCF到XDC的轉(zhuǎn)換過(guò)程中,最具挑戰(zhàn)的可以說(shuō)便是本文將要討論的I/O約束了。 I/O
    發(fā)表于 11-17 18:54 ?1.3w次閱讀
    FPGA設(shè)計(jì)<b class='flag-5'>約束</b>技巧<b class='flag-5'>之</b><b class='flag-5'>XDC</b><b class='flag-5'>約束</b><b class='flag-5'>之</b><b class='flag-5'>I</b>/<b class='flag-5'>O</b><b class='flag-5'>篇</b> (上)

    FPGA設(shè)計(jì)約束技巧XDC約束I/O

    討論的I/O約束了。繼《XDC約束技巧I/
    發(fā)表于 11-17 19:01 ?7832次閱讀
    FPGA設(shè)計(jì)<b class='flag-5'>約束</b>技巧<b class='flag-5'>之</b><b class='flag-5'>XDC</b><b class='flag-5'>約束</b><b class='flag-5'>之</b><b class='flag-5'>I</b>/<b class='flag-5'>O</b><b class='flag-5'>篇</b>(<b class='flag-5'>下</b>)

    XDC的時(shí)鐘約束及優(yōu)勢(shì)

    Xilinx?的新一代設(shè)計(jì)套件 Vivado 中引入了全新的約束文件 XDC,在很多規(guī)則和技巧上都跟上一代產(chǎn)品 ISE 中支持的 UCF 大不相同,給使用者帶來(lái)許多額外挑戰(zhàn)。Xilinx 工具專家
    發(fā)表于 11-18 03:59 ?3880次閱讀

    XDC約束及物理約束的介紹

    觀看視頻,了解和學(xué)習(xí)有關(guān)XDC約束,包括時(shí)序,以及物理約束相關(guān)知識(shí)。
    的頭像 發(fā)表于 01-07 07:10 ?6756次閱讀
    <b class='flag-5'>XDC</b><b class='flag-5'>約束</b>及物理<b class='flag-5'>約束</b>的介紹

    如何將Altera的SDC約束轉(zhuǎn)換為Xilinx XDC約束

    了解如何將Altera的SDC約束轉(zhuǎn)換為Xilinx XDC約束,以及需要更改或修改哪些約束以使Altera的約束適用于Vivado設(shè)計(jì)軟件
    的頭像 發(fā)表于 11-27 07:17 ?5488次閱讀

    XDC時(shí)鐘約束的三種基本語(yǔ)法

    XDC 是 Xilinx Design Constraints 的簡(jiǎn)寫,但其基礎(chǔ)語(yǔ)法來(lái)源于業(yè)界統(tǒng)一的約束規(guī)范SDC。XDC 在本質(zhì)上就是 Tcl 語(yǔ)言,但其僅支持基本的 Tcl 語(yǔ)法如變量、列表
    的頭像 發(fā)表于 01-30 17:29 ?1w次閱讀

    Vivado IDE全面了解XDC文件的約束順序

    Vivado IDE約束管理器將任何已編輯的約束保存回XDC文件中的原始位置,但不會(huì)保存在Tcl腳本中。 任何新約束都保存在標(biāo)記為目標(biāo)的XDC
    的頭像 發(fā)表于 11-13 10:53 ?4751次閱讀
    Vivado IDE全面了解<b class='flag-5'>XDC</b>文件的<b class='flag-5'>約束</b>順序

    Vivado中XDC文件的約束順序

    很對(duì)人在使用Vivado時(shí)喜歡使用多個(gè)約束文件對(duì)整個(gè)工程進(jìn)行約束,同時(shí)Vivado允許設(shè)計(jì)者使用一個(gè)或多個(gè)約束文件。雖然使用一個(gè)約束文件對(duì)于一個(gè)完整的編譯流程來(lái)說(shuō)看似更方便,但是在一些
    的頭像 發(fā)表于 10-13 16:56 ?7384次閱讀

    XDC約束技巧之時(shí)鐘

    Xilinx的新一代設(shè)計(jì)套件Vivado中引入了全新的約束文件 XDC,在很多規(guī)則和技巧上都跟上一代產(chǎn)品 ISE 中支持的 UCF 大不相同,給使用者帶來(lái)許多額外挑戰(zhàn)。Xilinx 工具專家告訴你,其實(shí)用好 XDC 很容易,只需
    的頭像 發(fā)表于 03-28 09:51 ?3709次閱讀

    XDC約束技巧CDC

    上一XDC 約束技巧之時(shí)鐘》介紹了 XDC 的優(yōu)勢(shì)以及基本語(yǔ)法,詳細(xì)說(shuō)明了如何根據(jù)時(shí)鐘結(jié)構(gòu)和設(shè)計(jì)要求來(lái)創(chuàng)建合適的時(shí)鐘
    的頭像 發(fā)表于 04-03 11:41 ?2760次閱讀

    XDC約束技巧I/O(上)

    XDC 約束技巧之時(shí)鐘》中曾對(duì) I/O 約束做過(guò)簡(jiǎn)要概括,相比較而言,
    的頭像 發(fā)表于 04-06 09:53 ?1925次閱讀