這里介紹一種可重復(fù)的測試方法,應(yīng)用捕獲的快速付立葉變換(FFT)數(shù)據(jù)確定DUT和控制單元之間的孔徑延遲匹配情況。該方法需要共享同一采樣時(shí)鐘和輸入信號源的兩塊評估板,計(jì)算機(jī)利用兩塊同步數(shù)據(jù)采集板對ADC的輸出采樣,使用MathCAD軟件分析采集到的數(shù)據(jù)。
孔徑延遲是指在保持命令發(fā)出之后到ADC采樣保持放大器(SHA)完全打開采樣開關(guān)所需的時(shí)間,即ADC采樣發(fā)出命令到采樣實(shí)際開始的時(shí)間。有效孔徑延遲時(shí)間te 包括孔徑延遲和SHA中模擬、數(shù)字傳輸延遲的影響,其值可正可負(fù)。圖1為有效孔徑延遲時(shí)間的示意圖。
孔徑抖動
孔徑抖動(或稱孔徑誤差)是指采樣與采樣之間孔徑延遲時(shí)間的變化,起因是調(diào)制系統(tǒng)時(shí)鐘相位時(shí)的噪聲,通過對內(nèi)部ADC時(shí)鐘抖動和外部采樣時(shí)鐘抖動進(jìn)行和方根(root-sum-square)計(jì)算得到孔徑抖動。如果要求測量準(zhǔn)確,數(shù)據(jù)采樣系統(tǒng)必須要有極低的相位噪聲。隨著模擬輸入斜率(dV/dt)的增加,孔徑抖動也增大。一般來講,使用輸入頻率為MHz級的ADC時(shí),時(shí)鐘抖動應(yīng)為亞皮秒級。圖2是孔徑抖動結(jié)果。
目前的孔徑延遲測量方法
以前,大家熟悉的是用模擬信號源觸發(fā)的時(shí)鐘源來測量孔徑延遲,用時(shí)鐘源的偏移調(diào)節(jié)功能“移動”采樣時(shí)鐘,同時(shí)用示波器進(jìn)行觀察。有時(shí)需要首先調(diào)節(jié)采樣時(shí)鐘,直到ADC的輸出等于中值與偏移量的和(對于12位轉(zhuǎn)換器,中值是十進(jìn)制2048),然后測量示波器模擬輸入信道50%邊沿和采樣時(shí)鐘之間的差值。這種方法非常繁瑣,而且不可重復(fù),原因是示波器在進(jìn)行亞納秒測量以及人眼對示波器判斷時(shí)能力有限。
另外,除非整個(gè)測試系統(tǒng)完美匹配,否則反射也會影響測量精確度。探針容易引入額外的誤差和負(fù)載問題,因場效應(yīng)管(FET)對于電路具有較小的容性阻抗,在進(jìn)行此類測量時(shí)為首選。多套探針應(yīng)交替使用,并重復(fù)測量以排除由探針造成的誤差。最后一點(diǎn)是觸發(fā)電纜必須是特定長度,依測試設(shè)備、模擬輸入和采樣時(shí)鐘頻率而定。
多數(shù)測試平臺在進(jìn)行ADC性能測試時(shí)采用計(jì)算機(jī)控制的采樣數(shù)據(jù)采集系統(tǒng),這些系統(tǒng)使用LabView、Visual Basic或定制的內(nèi)部軟件。在評估ADC的交流特性時(shí),一般使用FFT進(jìn)行頻率分析。
但如果使用MathCAD,就可容易下載FFT數(shù)據(jù),并提取相位和振幅信息。圖3和下列公式示出如何在時(shí)域測量兩路模擬信號的相位q。
q=(td/T)×360° (1)
或 td=(q×T)/ 360° (2)
T是信號周期,td=t1-t2為孔徑延遲。
孔徑延遲新測量方法
下面將要介紹的方法,在得到FFT數(shù)據(jù)中的相位信息后可以計(jì)算孔徑延遲。在式(1)中T=1/fa,fa為模擬輸入信號的頻率。將△q代入式(2),即可得到兩個(gè)獨(dú)立ADC的孔徑延遲差值。
需要注意的是,由于孔徑延遲代表采樣時(shí)鐘邊沿和模擬輸入實(shí)際被采樣之間的時(shí)間差,而ADC內(nèi)部邏輯電路和模擬輸入延遲差值非零,因此孔徑延遲還和模擬輸入信號與轉(zhuǎn)換頻譜之間的相位差有關(guān)。
例如可使用兩個(gè)ADC,一個(gè)作為基準(zhǔn),另一作為DUT,將基準(zhǔn)ADC焊接于一個(gè)評估板,在另一評估板裝一插槽,以方便隨時(shí)插、卸DUT。圖4是具體的測試方案,兩個(gè)ADC評估板使用相同的時(shí)鐘和信號源。另外匹配電纜和連接器長度都很短,在評估板上,所有采樣時(shí)鐘驅(qū)動電路都已被拆掉。數(shù)據(jù)采集板有2n位,與控制器件和DUT相同,注意要將一些數(shù)據(jù)采集線接到一起,以便同時(shí)采集數(shù)據(jù),如何連接依不同系統(tǒng)而變,但對于每一個(gè)ADC,系統(tǒng)采集數(shù)據(jù)時(shí),都要保證在相同的時(shí)鐘邊沿。
軟件界定
在FFT數(shù)據(jù)采集軟件得到兩組數(shù)據(jù)后,MathCAD中的FFT子程序可提供一種簡便的方法對兩組數(shù)據(jù)進(jìn)行比較。圖5a和圖5b是從控制ADC(A數(shù)據(jù)組)和DUT(B數(shù)據(jù)組)得到的512點(diǎn)FFT結(jié)果。由下式可得到兩個(gè)數(shù)據(jù)組的相位差,圖5c是結(jié)果。
△phasej=[(phase_FFT_Aj)-(phase_FFT_Bj)] ×180°/p (3)
從式(2)和(3)可以計(jì)算孔徑延遲變化,如式(4)。
Delayj=(△phasej/360°) ×[(max/2-min/2)/(j×Encode_rate/2)]
(4)
圖5d是兩個(gè)數(shù)據(jù)組之間逐點(diǎn)的延遲展示,但我們的目的是基本的測試頻率。圖5e是展寬的基頻峰值曲線,從中可以看出峰值點(diǎn)位于474,把該值應(yīng)用到圖5d或式(4)得到孔徑延遲差值為136.5ps。
結(jié)果
圖6是5個(gè)部件的孔徑延遲隨電源和溫度的變化情況,在此測試中包括了一個(gè)12位、65Msample/s的ADC。+5V的模擬電源和+3.3V的數(shù)字電源在偏離其標(biāo)稱值±5%范圍內(nèi)變化,溫度變化范圍是-10~+70℃,隨電源和溫度變化的最大差值是140ps。
上述方法準(zhǔn)確并可重復(fù),對同一器件、在同等實(shí)驗(yàn)條件下采集得到的數(shù)據(jù)誤差在±3ps。由于每次測試DUT都需要掉電并再插入插槽,上述誤差可能是寄生觸點(diǎn)造成的。本實(shí)驗(yàn)中曾嘗試延長FFT以減小誤差,但效果并不理想。
這里介紹的方法可適于多種應(yīng)用,如I/Q調(diào)制、同時(shí)更新存儲緩沖(simultaneous-update-memory-buffering)和相控陣天線等,這些應(yīng)用都涉及多個(gè)通道,需要對兩個(gè)或兩個(gè)以上ADC進(jìn)行跟蹤比較?!?BR>
圖1有效孔徑延遲時(shí)間示意圖
圖2孔徑抖動結(jié)果
圖3 在時(shí)域測量的兩路信號相位差示意圖
圖4 孔徑延遲測量方案示意圖
圖5 MathCAD子程序?qū)刂艫DC和DUT的比較a)FFT的幅值b)相位;c) 相位差;d) 孔徑延遲;e)基頻峰值。
圖6 5個(gè)部件的孔徑延遲隨電源和溫度的變化曲線
- 比較AD(5551)
- 孔徑延遲(5535)
相關(guān)推薦
9個(gè)常被忽略的ADC技術(shù)指標(biāo)
ADC12DJ3200AAV 射頻采樣模數(shù)轉(zhuǎn)換器 TI品牌 特性與應(yīng)用
ADC12DJ3200AAV 供應(yīng)商最新到貨
孔徑調(diào)諧器的關(guān)鍵參數(shù)VPEAK
FSLP建立一個(gè)接口,如何降低ADC-DMA的速度?
KOG孔徑測量儀
TOM觸發(fā)ADC采集,觸發(fā)延遲時(shí)間在哪里改啊?
Texas Instruments品牌 ADC12DJ5200ALRSHP 耐輻射加固保障 (RHA)、300krad、12 位、雙通道 5.2GSPS 或單通道 10.4GSPS ADC
九項(xiàng)常被忽略的ADC技術(shù)規(guī)格
九項(xiàng)常被忽略的ADC技術(shù)規(guī)格
九項(xiàng)常被忽略的ADC技術(shù)規(guī)格
使用ADC比較模式和TeopOScope繪制ADC數(shù)據(jù)
使用ADC比較模式和TeopOScope繪制ADC數(shù)據(jù)
做分時(shí)交替ADC,ADC選擇的是AD7760,請問用什么驅(qū)動比較好?
單通道和雙通道無延遲24位ADC輕松實(shí)現(xiàn)各種傳感器的數(shù)字化
單通道和雙通道無延遲24位ADC輕松實(shí)現(xiàn)各種傳感器的數(shù)字化
在MCU系統(tǒng)中如何利用ADC技術(shù)進(jìn)行數(shù)據(jù)采集
如何使用ADC值變長延遲單觸發(fā)器PIC16F18313
如何在某個(gè)模擬信號電平啟動ADC轉(zhuǎn)換?
常被忽略的九項(xiàng)ADC技術(shù)指標(biāo)
常被忽略的九項(xiàng)ADC技術(shù)指標(biāo)
常被忽略的九項(xiàng)ADC技術(shù)指標(biāo),你常忽略哪些?
怎么實(shí)現(xiàn)合成孔徑雷達(dá)衛(wèi)星電磁兼容設(shè)計(jì)?
測量PWM輸出到比較器延遲的方法問題
紫銅鍍錫法蘭靜電跨接線大孔徑
群延遲測量不確定度
計(jì)數(shù)比較器和延遲線混合結(jié)構(gòu)生成PWM信號的verilog代碼
請問ADS1278的群延遲38/fdata正常嗎?
請問下,電源先或者地線大于過孔的孔徑了,會有問題嗎
請問從ADC到PL的群延遲是什么?
讀取ADC之間需要延遲的最小uS是多少
過孔VIA的孔徑與外徑
選擇ADC時(shí),這幾個(gè)技術(shù)指標(biāo)你考慮周全了嗎?
合成孔徑雷達(dá)衛(wèi)星

延遲線,延遲線是什么意思

多比較器快速(Flash)ADC,什么是多比較器快速(Fla

合成孔徑雷達(dá)圖像處理電子書

一種DC/DC變換器中差分延遲線ADC的實(shí)現(xiàn)


DAC/比較器架構(gòu)與集成ADC優(yōu)勢比較


凌力爾特推出18 位無周期延遲SAR ADC

什么是逐次比較型adc?逐次比較型adc原理分析


比較器的傳播延遲規(guī)范與測量參數(shù)介紹


雷達(dá)孔徑天線原理

對于孔徑進(jìn)行測量的三種方法介紹

流水線合成孔徑雷達(dá)的資料詳細(xì)說明

合成孔徑雷達(dá)的工作原理_合成孔徑雷達(dá)的特點(diǎn)作用

用于音響的ADC芯片和DAC芯片的參數(shù)比較表免費(fèi)下載

孔徑抖動對ADC信噪比的影響

合成孔徑成像的原理及發(fā)展


18 位、2.5Msps、無延遲 SAR ADC可實(shí)現(xiàn) 99.8dB SNR 及靈活的模擬輸入范圍

MT-007: 孔徑時(shí)間、孔徑抖動、孔徑延遲時(shí)間——正本清源

具突破性的 0.5ppm INL、1Msps、無延遲 SAR ADC實(shí)現(xiàn)了真正的 20 位精準(zhǔn)度

LTC2424/LTC2428:4/8通道20位μ電源,無延遲增量-Sigma ADC產(chǎn)品手冊

LTC2401/LTC2402:MSOP-10產(chǎn)品手冊中的1/2通道24位μ功率無延遲Delta-Sigma ADC

LTC2430/LTC2431:20位無延遲Delta Sigma ADC,帶差分輸入和差分參考數(shù)據(jù)表

LTC2415:24位無延遲Delta Sigma ADC,帶差分輸入和差分參考數(shù)據(jù)表

LTC2435/LTC2435-1:20位無延遲ΔΣ?ADC,帶差分輸入和差分參考數(shù)據(jù)表

LTC2433-1:差分輸入16位無延遲Delta Sigma ADC數(shù)據(jù)表

LTC2400:SO-8數(shù)據(jù)表中的24位μ功耗無延遲增量-Sigma ADC

LTC2411:MSOP數(shù)據(jù)表中具有差分輸入和參考的24位無延遲Delta Sigma ADC

LTC2420:SO-8數(shù)據(jù)表中的20位μ功耗無延遲Delta-Sigma ADC

LTC2410:24位無延遲Delta Sigma ADC,帶差分輸入和差分參考數(shù)據(jù)表

LTC2413:24位無延遲Delta Sigma ADC,同時(shí)具有50 Hz/60 Hz抑制ADC,數(shù)據(jù)表

LTC2414/LTC2418:8/16通道24位無延遲Delta Sigma ADC產(chǎn)品手冊

TI通過全新的SAR ADC系列(包括業(yè)界超快的18位ADC),縮小高速和精度方面的差距


ADC的分類比較及性能指標(biāo)

AVR教程---模擬比較器和ADC接口

影響比較器傳播延遲測量的參數(shù)


Maxim可編程延遲線比較


簡單的ADC比較矩陣


Allegro設(shè)計(jì)小技巧 | PCB中安裝孔的焊盤與孔徑設(shè)置


小孔徑連接件測試儀


(建議收藏)56個(gè)常用的ADC和DAC技術(shù)術(shù)語


比較器不外加遲滯到底行不行?比較器加遲滯的方法

孔徑時(shí)間、孔徑抖動、孔徑延遲時(shí)間介紹

pcb通孔的孔徑有哪些?pcb過孔和通孔區(qū)別

激光孔徑測量儀的用途及應(yīng)用

大孔徑準(zhǔn)直器產(chǎn)品手冊

評論